맞춤기술찾기

이전대상기술

병렬 파워결합 트랜스포머와 RF 부성저항 교차 결합 발진기 구조를 이용한 고출력 신호 발생기(HIGH POWER SIGNAL SOURCE USING PARALLEL COMBINING TRANSFORMER WITH RF NEGATIVE RESISTANCE CROSS-COUPLED OSCILLATOR)

  • 기술번호 : KST2016009021
  • 담당센터 :
  • 전화번호 :
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 CMOS 고출력 신호 발생기에 관한 것으로서, 본 발명의 고출력 신호 발생기는 한 쌍의 제1 부성저항 트랜지스터와 제1 인덕터를 포함하여 이루어지는 제1 핵심 발진부, 한 쌍의 제2 부성저항 트랜지스터와 제2 인덕터를 포함하여 이루어지는 제2 핵심 발진부, 상기 제1 핵심 발진부에 연결되어 있는 한 쌍의 제1 상보적 트랜지스터, 상기 제2 핵심 발진부에 연결되어 있는 한 쌍의 제2 상보적 트랜지스터 및 상기 한 쌍의 제1 상보적 트랜지스터 사이에 위치한 1차 제1 코일단과, 상기 한 쌍의 제2 상보적 트랜지스터 사이에 위치한 1차 제2 코일단과, 2차 코일단을 구비하고, 상기 제1핵심 발진부의 출력과 제2 핵심 발진부의 출력을 병렬로 파워결합하며, 상기 2차 코일단의 일측에 출력단이 형성되어 있는 병렬 파워결합 트랜스포머(Parallell Combining Transformer)를 포함한다. 본 발명에 의하면 RF 부성저항 교차 결합 발진기 구조를 이용한 신호 발생기의 출력단을 병렬 파워결합 트랜스포머(Parallel Combining Transformer)로 구성하여 출력파워를 증가시킬 수 있는 효과가 있다.
Int. CL H03B 5/12 (2014.01)
CPC H03B 5/12(2013.01)
출원번호/일자 1020140137726 (2014.10.13)
출원인 충북대학교 산학협력단
등록번호/일자 10-1678738-0000 (2016.11.16)
공개번호/일자 10-2016-0043395 (2016.04.21) 문서열기
공고번호/일자 (20161122) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2014.10.13)
심사청구항수 13

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 홍종필 대한민국 세종특별자치시 달빛로 **
2 정춘호 대한민국 충청북도 청주시 청원구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김정현 대한민국 서울특별시 강남구 역삼로 ***, *층 (역삼동, 신명빌딩)(한맥국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2014.10.13 수리 (Accepted) 1-1-2014-0972557-71
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.06.17 수리 (Accepted) 4-1-2015-5081402-70
3 선행기술조사의뢰서
Request for Prior Art Search
2015.09.10 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2015.10.15 수리 (Accepted) 9-1-2015-0067135-22
5 의견제출통지서
Notification of reason for refusal
2016.04.29 발송처리완료 (Completion of Transmission) 9-5-2016-0315308-58
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2016.06.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2016-0569692-53
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2016.06.14 수리 (Accepted) 1-1-2016-0569696-35
8 등록결정서
Decision to grant
2016.09.30 발송처리완료 (Completion of Transmission) 9-5-2016-0704226-26
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.05.15 수리 (Accepted) 4-1-2018-5086612-26
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.07.06 수리 (Accepted) 4-1-2020-5149268-82
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
한 쌍의 제1 부성저항 트랜지스터와 제1 인덕터를 포함하여 이루어지는 제1 핵심 발진부;한 쌍의 제2 부성저항 트랜지스터와 제2 인덕터를 포함하여 이루어지는 제2 핵심 발진부;상기 제1 핵심 발진부에 연결되어 있는 한 쌍의 제1 상보적 트랜지스터;상기 제2 핵심 발진부에 연결되어 있는 한 쌍의 제2 상보적 트랜지스터; 및상기 한 쌍의 제1 상보적 트랜지스터 사이에 위치한 1차 제1 코일단과, 상기 한 쌍의 제2 상보적 트랜지스터 사이에 위치한 1차 제2 코일단과, 2차 코일단을 구비하고, 상기 제1핵심 발진부의 출력과 제2 핵심 발진부의 출력을 병렬로 파워결합하며, 상기 2차 코일단의 일측에 출력단이 형성되어 있는 병렬 파워결합 트랜스포머(Parallell Combining Transformer)를 포함하되,상기 한 쌍의 제1 부성저항 트랜지스터는 NMOS 트랜지스터로서, 드레인이 전원에 각각 연결되고, 게이트가 상기 제1 인덕터의 양 단에 각각 연결되는 것을 특징으로 하는 고출력 신호 발생기
2 2
삭제
3 3
청구항 1에 있어서,상기 한 쌍의 제1 상보적 트랜지스터는 제1-1 상보적 트랜지스터와 제1-2 상보적 트랜지스터가 교차 연결되어 있으며,상기 제1-1 상보적 트랜지스터는 PMOS 트랜지스터로서 소스가 전원에 연결되고, 제1-2 상보적 트랜지스터는 NMOS 트랜지스터로서 소스가 접지에 연결되는 것을 특징으로 하는 고출력 신호 발생기
4 4
청구항 3에 있어서,상기 한 쌍의 제1 부성저항 트랜지스터는 제1-1 부성저항 트랜지스터와, 제1-2 부성저항 트랜지스터로 이루어지며, 상기 제1-1 부성저항 트랜지스터의 소스는 제1-1 상보적 트랜지스터의 드레인, 제1-2 상보적 트랜지스터의 게이트, 그리고 병렬 파워결합 트랜스포머의 1차 제1 코일단의 일단과 연결되고, 상기 제1-2 부성저항 트랜지스터의 소스는 제1-2 상보적 트랜지스터의 드레인, 제1-1 상보적 트랜지스터의 게이트, 그리고 병렬 파워결합 트랜스포머의 1차 제1 코일단의 타단과 연결되는 것을 특징으로 하는 고출력 신호 발생기
5 5
청구항 4에 있어서,상기 제1 인덕터는 게이트 전원에 연결되고, 상기 게이트 전원을 조절하여 상기 한 쌍의 제1 부성저항 트랜지스터의 게이트 바이어스 전압을 제어하는 것을 특징으로 하는 고출력 신호 발생기
6 6
청구항 5에 있어서,상기 한 쌍의 제2 부성저항 트랜지스터는 NMOS 트랜지스터로서, 드레인이 전원에 각각 연결되고, 게이트가 상기 제2 인덕터의 양 단에 각각 연결되는 것을 특징으로 하는 고출력 신호 발생기
7 7
청구항 6에 있어서,상기 한 쌍의 제2 상보적 트랜지스터는 제2-1 상보적 트랜지스터와 제2-2 상보적 트랜지스터가 교차 연결되어 있으며, 상기 제2-1 상보적 트랜지스터는 PMOS 트랜지스터로서 소스가 전원에 연결되고, 상기 제2-2 상보적 트랜지스터는 NMOS 트랜지스터로서 소스가 접지에 연결되는 것을 특징으로 하는 고출력 신호 발생기
8 8
청구항 7에 있어서,상기 한 쌍의 제2 부성저항 트랜지스터는 제2-1 부성저항 트랜지스터와, 제2-2 부성저항 트랜지스터로 이루어지며, 상기 제2-1 부성저항 트랜지스터의 소스는 제2-1 상보적 트랜지스터의 드레인, 제2-2 상보적 트랜지스터의 게이트, 그리고 병렬 파워결합 트랜스포머의 1차 제2 코일단의 일 단과 연결되고,상기 제2-2 부성저항 트랜지스터의 소스는 제2-2 상보적 트랜지스터의 드레인, 제2-1 상보적 트랜지스터의 게이트, 그리고 병렬 파워결합 트랜스포머의 1차 제2 코일단의 타 단과 연결되는 것을 특징으로 하는 고출력 신호 발생기
9 9
청구항 8에 있어서,상기 제2 인덕터는 게이트 전원에 연결되고, 상기 게이트 전원을 조절하여 상기 한 쌍의 제2 부성저항 트랜지스터의 게이트 바이어스 전압을 제어하는 것을 특징으로 하는 고출력 신호 발생기
10 10
청구항 9에 있어서,상기 병렬 파워결합 트랜스포머는 두 개의 핵심 발진부의 두 개의 출력신호를 합하는 병렬 파워결합(Parallel Combining Transformer) 출력단을 구성하며, 두 개의 1차 코일단은 하나의 2차 코일단과 각각 N1:N2 권선비(turn ratio)로 결합되어 있는 것을 특징으로 하는 고출력 신호 발생기
11 11
청구항 10에 있어서,상기 2차 코일단의 한 끝은 접지에 접속되고 다른 한 끝은 부하(Load)에 연결되는 것을 특징으로 하는 고출력 신호 발생기
12 12
청구항 11에 있어서,제1-1 가변 커패시터와 제1-2 가변 커패시터가 상기 제1 인덕터에 병렬로 연결되고, 제2-1 가변 커패시터와 제2-2 가변 커패시터가 상기 제2 인덕터에 병렬로 연결되는 것을 특징으로 하는 고출력 신호 발생기
13 13
청구항 12에 있어서,제1-3 가변 커패시터와 제1-4 가변 커패시터가 상기 병렬 파워결합 트랜스포머의 1차 제1 코일단에 병렬 연결되고, 제2-3 가변 커패시터와 제2-4 가변 커패시터가 상기 병렬 파워결합 트랜스포머의 1차 제2 코일단에 병렬로 연결되는 것을 특징으로 하는 고출력 신호 발생기
14 14
청구항 13에 있어서,제1-5 가변 커패시터가 상기 병렬 파워결합 트랜스포머의 2차 코일단에 병렬로 연결되며, 상기 제1-5 가변 커패시터의 제어전압을 조절함으로써 고출력 신호 발생기의 발진 주파수를 제어하는 것을 특징으로 하는 고출력 신호 발생기
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래 창조 과학부 KAIST 미래융합 파이오니어 사업 나노-상보형금속산화막 반도체 기술기반의 플라즈마파 트랜지스터를 이용한 테라헤르츠 시스템 구현 기술 연구