맞춤기술찾기

이전대상기술

전극 제조 방법 및 이에 의해 형성된 전극을 포함하는 커패시터 제조 방법(Method of fabricating electrode and capacitor comprising the electrode formed thereby)

  • 기술번호 : KST2016014365
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 전극 제조 방법 및 그 전극을 이용한 커패시터 제조 방법에 관한 것이다. 본 발명의 실시예에 따르면, 제1 기판 상에 적층된 그래핀 막들을 형성하는 단계, 상기 그래핀 막들을 상기 제1 기판에서 분리하는 단계, 상기 그래핀 막들을 절단하여 그래핀 전극부들을 형성하는 단계, 및 상기 그래핀 전극부들을 제2 기판에 전이시키는 단계를 포함하고, 상기 그래핀 전극부들은 상기 제2 기판의 상부 면과 교차하는 전극 제조 방법이 제공될 수 있다.
Int. CL H01G 11/86 (2013.01.01) H01G 11/36 (2013.01.01)
CPC H01G 11/86(2013.01) H01G 11/86(2013.01) H01G 11/86(2013.01)
출원번호/일자 1020150012812 (2015.01.27)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2016-0092324 (2016.08.04) 문서열기
공고번호/일자 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2018.01.17)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 윤호경 대한민국 서울특별시 용산구
2 유인규 대한민국 충청남도 공주시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 고려 대한민국 서울특별시 강남구 테헤란로 *길 ** *층(역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2015.01.27 수리 (Accepted) 1-1-2015-0088585-37
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
3 [심사청구]심사청구(우선심사신청)서
[Request for Examination] Request for Examination (Request for Preferential Examination)
2018.01.17 수리 (Accepted) 1-1-2018-0055198-12
4 의견제출통지서
Notification of reason for refusal
2019.03.15 발송처리완료 (Completion of Transmission) 9-5-2019-0193759-11
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2019.05.15 수리 (Accepted) 1-1-2019-0496376-54
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2019.05.15 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2019-0496377-00
7 의견제출통지서
Notification of reason for refusal
2019.09.27 발송처리완료 (Completion of Transmission) 9-5-2019-0699796-13
8 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2019.11.04 수리 (Accepted) 1-1-2019-1129600-14
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2019.11.04 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2019-1129601-59
10 등록결정서
Decision to grant
2020.03.27 발송처리완료 (Completion of Transmission) 9-5-2020-0223498-51
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
제1 기판 상에 번갈아 적층된 그래핀 막들 및 바인더들을 형성하는 단계;상기 그래핀 막들 및 상기 바인더들을 상기 제1 기판에서 분리하는 단계; 상기 그래핀 막들 및 상기 바인더들을 절단하여 그래핀 전극부를 형성하는 단계;상기 그래핀 전극부를 제2 기판에 전이시키는 단계; 및상기 바인더들을 제거하는 단계를 포함하고, 상기 그래핀 막들 및 상기 바인더들이 적층되는 방향과 수직한 상기 그래핀 전극부의 일 면은 상기 제2 기판의 상부면과 교차하는 전극 제조 방법
2 2
제 1 항에 있어서,상기 그래핀 막들 및 상기 바인더들의 형성 단계는 스핀 코팅 공정을 포함하는 전극 제조 방법
3 3
제 1 항에 있어서,상기 그래핀 막들 및 상기 바인더들을 절단하는 단계는 와이어 커팅 공정 또는 레이저 커팅 공정을 포함하는 전극 제조 방법
4 4
제1 기판 및 제1 그래핀 전극부를 포함하는 제1 전극을 형성하는 단계;제2 기판 및 제2 그래핀 전극부를 포함하는 제2 전극을 형성하는 단계; 상기 제1 그래핀 전극부와 상기 제2 그래핀 전극부가 마주보도록 상기 제1 전극 및 상기 제2 전극을 결합하는 단계를 포함하고,상기 제1 전극 및 상기 제2 전극을 형성하는 단계는:제3 기판 상에 번갈아 적층된 그래핀 막들 및 바인더들을 형성하는 단계;상기 그래핀 막들 및 상기 바인더들을 상기 제3 기판에서 분리하는 단계; 상기 그래핀 막들 및 상기 바인더들을 절단하여 상기 제1 그래핀 전극부 및 상기 제2 그래핀 전극부를 형성하는 단계;상기 제1 그래핀 전극부 및 상기 제2 그래핀 전극부를 상기 제1 기판 및 상기 제2 기판에 전이시키는 단계; 및상기 바인더들을 제거하는 단계를 포함하되,상기 그래핀 막들 및 상기 바인더들이 적층되는 방향과 수직한 상기 제1 그래핀 전극부의 일 면은 상기 제1 기판의 상부면과 교차하고,상기 그래핀 막들 및 상기 바인더들이 적층되는 방향과 수직한 상기 제2 그래핀 전극부의 일 면은 상기 제2 기판의 상부면과 교차하는 커패시터 제조 방법
5 5
제 4 항에 있어서,상기 제1 전극과 상기 제2 전극을 결합하는 단계는 상기 제1 그래핀 전극부에 포함된 제1 그래핀 막들 사이에 상기 제2 그래핀 전극부에 포함된 제2 그래핀 막들이 배치되는 것을 포함하고,상기 제2 그래핀 전극부는 상기 제1 그래핀 전극부 및 상기 제1 기판과 이격되고, 상기 제1 그래핀 전극부는 상기 제2 기판과 이격되는 커패시터 제조 방법
6 6
제 4 항에 있어서,상기 제1 전극과 상기 제2 전극을 결합하는 단계는 상기 제1 그래핀 전극부 및 상기 제2 그래핀 전극부의 사이에 분리막을 형성하는 단계를 더 포함하는 커패시터 제조 방법
7 7
제 4 항에 있어서,상기 제1 기판과 상기 제2 기판 사이에 전해질을 제공하는 단계를 더 포함하는 커패시터 제조 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US20160217939 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2016217939 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.