맞춤기술찾기

이전대상기술

시스템 동기 클럭을 제공하는 스위치 패브릭 카드 및 그 동작 방법(SWITCH FABRIC CARD SUPPORTING SYNCHRONIZATION CLOCK DISTRIBUTION FUNCTION AND OPERATION METHOD OF THREOF)

  • 기술번호 : KST2016014372
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 이하의 실시예는 통신 시스템에서 신뢰도 높은 시스템 동기 클럭을 제공하기 위한 기술에 관한 것이다. 실시예에 따른 스위치 패브릭 카드의 구성에 있어서, 복수 개의 라인카드로부터 송신되는 패킷을 목적지 라인카드로 스위칭하는 패킷 스위칭 블록; 상기 복수 개의 라인카드로부터 동기 클럭에 사용되는 레퍼런스 클럭을 수신하여 제어하고, 제어 블록; 상기 레퍼런스 클럭 및 상대 스위치 패브릭 카드로부터 수신된 시스템 동기 클럭을 이용하여 시스템 동기 클럭을 생성하는 PLL 블록; 및 상기 패킷 스위칭 블록, 상기 제어 블록 및 상기 PLL 블록의 상태를 관리하기 위한 인터페이스 기능을 수행하는 CPU I/F 블록을 포함하는, 스위치 패브릭 카드가 제공될 수 있다.
Int. CL H04L 7/033 (2006.01) H04L 7/00 (2006.01) H04L 12/933 (2013.01)
CPC H04L 7/033(2013.01) H04L 7/033(2013.01) H04L 7/033(2013.01)
출원번호/일자 1020150012762 (2015.01.27)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2016-0092301 (2016.08.04) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 1

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최창호 대한민국 대전광역시 유성구
2 정태식 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 무한 대한민국 서울특별시 강남구 언주로 ***, *층(역삼동,화물재단빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2015.01.27 수리 (Accepted) 1-1-2015-0088176-77
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
스위치 패브릭 카드의 구성에 있어서,복수 개의 라인카드로부터 송신되는 패킷을 목적지 라인카드로 스위칭하는 패킷 스위칭 블록;상기 복수 개의 라인카드로부터 동기 클럭에 사용되는 레퍼런스 클럭을 수신하고, 외부 망동기를 위한 레퍼런스 클럭을 수신하여 관리하는 제어 블록;상기 동기 클럭에 사용되는 레퍼런스 클럭, 상기 외부 망동기를 위한 레퍼런스 클럭 및 상대 스위치 패브릭 카드로부터 수신된 시스템 동기 클럭 중 적어도 하나를 이용하여 시스템 동기 클럭을 생성하는 PLL 블록; 및상기 패킷 스위칭 블록, 상기 제어 블록 및 상기 PLL 블록의 상태를 관리하기 위한 인터페이스 기능을 수행하는 CPU I/F 블록을 포함하고,상기 제어 블록은,상기 스위치 패브릭 카드에 대해서 마스터 카드 및 슬레이브 카드 중 하나로 설정하는,스위치 패브릭 카드
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 한국전자통신연구원 ETRI연구개발지원사업 차세대 광전달망 구축을 위한 테라급 광-회선-패킷 통합 스위칭 시스템 기술개발