요약 | 이하의 실시예는 통신 시스템에서 신뢰도 높은 시스템 동기 클럭을 제공하기 위한 기술에 관한 것이다. 실시예에 따른 스위치 패브릭 카드의 구성에 있어서, 복수 개의 라인카드로부터 송신되는 패킷을 목적지 라인카드로 스위칭하는 패킷 스위칭 블록; 상기 복수 개의 라인카드로부터 동기 클럭에 사용되는 레퍼런스 클럭을 수신하여 제어하고, 제어 블록; 상기 레퍼런스 클럭 및 상대 스위치 패브릭 카드로부터 수신된 시스템 동기 클럭을 이용하여 시스템 동기 클럭을 생성하는 PLL 블록; 및 상기 패킷 스위칭 블록, 상기 제어 블록 및 상기 PLL 블록의 상태를 관리하기 위한 인터페이스 기능을 수행하는 CPU I/F 블록을 포함하는, 스위치 패브릭 카드가 제공될 수 있다. |
---|---|
Int. CL | H04L 7/033 (2006.01) H04L 7/00 (2006.01) H04L 12/933 (2013.01) |
CPC | H04L 7/033(2013.01) H04L 7/033(2013.01) H04L 7/033(2013.01) |
출원번호/일자 | 1020150012762 (2015.01.27) |
출원인 | 한국전자통신연구원 |
등록번호/일자 | |
공개번호/일자 | 10-2016-0092301 (2016.08.04) 문서열기 |
공고번호/일자 | |
국제출원번호/일자 | |
국제공개번호/일자 | |
우선권정보 | |
법적상태 | 공개 |
심사진행상태 | 수리 |
심판사항 | |
구분 | 신규 |
원출원번호/일자 | |
관련 출원번호 | |
심사청구여부/일자 | N |
심사청구항수 | 1 |