1 |
1
설정된 이득값으로 입력되는 아날로그 신호의 이득을 조정하는 아날로그 신호 이득 조절부;상기 이득 조절부에서 이득 조정된 아날로그 신호를 디지털 신호로 변환하는 아날로그 디지털 컨버터;상기 디지털 신호의 파워를 측정하여 상기 디지털 신호의 파워에 따라 아날로그 신호 이득 조절부의 이득을 제어하는 제어신호를 출력하는 이득 제어 신호 생성부;상기 아날로그 신호 이득 조절부의 이득값과 이득 조정 시점을 저장하는 메모리; 및상기 이득값과 상기 이득 조정 시점을 이용하여 상기 디지털 신호의 이득을 보상하는 신호 이득 보상부;를 포함하는 자동 이득 제어 장치
|
2 |
2
청구항 1에 있어서, 상기 아날로그 신호 이득 조절부는,상기 아날로그 신호의 시작 이득을 최대 이득값으로 설정하는 것을 특징으로 하는 자동 이득 제어 장치
|
3 |
3
청구항 1에 있어서, 상기 아날로그 이득 조절부는,상기 아날로그 신호의 하나의 슬롯 전체 수신 구간 동안 이득을 조정하는 것을 특징으로 하는 자동 이득 제어 장치
|
4 |
4
청구항 1에 있어서, 상기 아날로그 이득 조절부는,상기 아날로그 신호의 하나의 슬롯 초기 일부 구간 동안 이득을 조정하는 것을 특징으로 하는 자동 이득 제어 장치
|
5 |
5
청구항 1에 있어서, 상기 이득 제어 신호 생성부는, 상기 디지털 신호의 파워값이 미리 정한 기준값보다 높은 경우에 상기 아날로그 신호 이득 조절부의 이득값을 감소시키는 것을 특징으로 하는 자동 이득 제어 장치
|
6 |
6
청구항 1에 있어서, 상기 신호 이득 보상부는,상기 아날로그 신호 이득 조절부의 이득 조정이 끝난 후에, 상기 아날로그 신호 이득 조절부의 이득값과 이득 조정 시점을 이용하여 상기 신호 이득 조절부의 이득 조정기간 동안 수신된 디지털 신호를 일정 이득값이 되도록 보상하는 것을 특징으로 하는 자동 이득 제어 장치
|
7 |
7
청구항 6에 있어서, 상기 신호 이득 보상부는,상기 아날로그 신호의 제 1 구간을 제 1 이득값으로 조정하고, 상기 아날로그 신호의 제 2 구간을 제 2 이득값으로 조정한 후, 상기 아날로그 신호 이득 조절부의 최종 이득값이 제 3 이득값으로 수렴되면, 상기 디지털 신호의 제 1 구간을 상기 제 1 이득값과 상기 제 3 이득값의 차이만큼 보상하여 이득을 조정하고, 상기 디지털 신호의 제 2 구간을 상기 제 2 이득값과 상기 제 3 이득값의 차이만큼 보상하여 이득을 조정하는 것을 특징으로 하는 자동 이득 제어 장치
|
8 |
8
청구항 1에 있어서,상기 아날로그 디지털 컨버터에서 변환된 디지털 신호를 저장하는 제 3 메모리; 및상기 신호 이득 보상부에서 보상된 신호를 저장하는 메모리를 더 포함하는 것을 특징으로 하는 자동 이득 제어 장치
|
9 |
9
청구항 1에 있어서,상기 신호 이득 보상부에서 보상된 신호의 글리치를 제거하는 저대역 통과 필터를 더 포함하는 것을 특징으로 하는 자동 이득 제어 장치
|
10 |
10
청구항 1에 있어서, 상기 이득 제어 신호 생성부는,상기 슬롯 초기 일부 구간 동안의 이득 조정과 이득 보상이 끝난 후에 수신되는 신호의 크기가 상기 아날로그 디지털 컨버터에서 포화되는 경우, 상기 아날로그 신호 이득 조절부의 이득값을 감소키는 것을 특징으로 하는 자동 이득 제어 장치
|
11 |
11
미리 정한 시작 이득값에 의해 입력된 아날로그 신호의 이득을 조정하는 단계;상기 이득이 조정된 아날로그 신호를 디지털 신호로 변환하는 단계;상기 디지털 신호의 파워를 측정하여 상기 디지털 신호의 파워에 따라 상기 아날로그 신호의 이득 조정을 위한 이득값을 제어하는 단계;상기 이득값에 따라 상기 아날로그 신호의 이득을 조정하면서 상기 이득값 및 이득 조정 시점을 저장하는 단계;상기 이득값의 조정이 끝난 후에, 상기 저장된 이득값 및 상기 이득 조정 시점을 이용하여 상기 이득값 조정 시수신된 디지털 신호의 이득을 최종 이득 값이 되도록 보상하는 단계;를 포함하는 것을 특징으로 하는 자동 이득 제어 방법
|
12 |
12
청구항 11에 있어서, 상기 미리 정한 시작 이득값에 의해 아날로그 신호의 이득을 조정하는 단계는,상기 아날로그 신호의 시작 이득값을 최대 이득값으로 설정하는 것을 특징으로 하는 자동 이득 제어 방법
|
13 |
13
청구항 11에 있어서, 상기 이득값을 제어하는 단계;상기 디지털 신호의 파워값이 미리 정한 기준값보다 높은 경우에 상기 아날로그 신호 이득 조절부의 이득값을 감소시키는 것을 특징으로 하는 자동 이득 제어 방법
|
14 |
14
청구항 11에 있어서, 상기 이득값에 따라 상기 아날로그 신호의 이득을 조정하면서 상기 이득값 및 이득 조정 시점을 저장하는 단계는,상기 아날로그 신호의 하나의 슬롯 전체 구간동안 이득을 조정하는 것을 특징으로 하는 자동 이득 제어 방법
|
15 |
15
청구항 11에 있어서, 상기 이득값에 따라 상기 아날로그 신호의 이득을 조정하면서 상기 이득값 및 이득 조정 시점을 저장하는 단계는,상기 아날로그 신호의 하나의 슬롯의 초기 일부 구간 동안 이득을 조정하는 것을 특징으로 하는 자동 이득 제어 방법
|
16 |
16
청구항 15에 있어서, 상기 슬롯 초기 일부 구간 동안의 이득 조정과 이득 보상이 끝난 후에 수신되는 신호의 크기가 아날로그 디지털 컨버터에서 포화되는 경우, 상기 최종 이득값을 일정 값만큼 감소시키는 단계를 더 포함하는 것을 특징으로 하는 자동 이득 제어 방법
|