맞춤기술찾기

이전대상기술

절대차 합 연산장치 및 방법(SAD CALCULATION DEVICE AND METHOD)

  • 기술번호 : KST2016018116
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 탐색 윈도우 범위 내에서 M*N 크기를 갖는 현재 매크로 블록과 참조 매크로 블록의 픽셀들 간의 절대차(AD, absolute difference)를 연산하는 제1 연산부, 상기 절대차 연산에 의해 추가된 상위비트들을 고려하여 상기 각각의 절대차에 대한 절대차 합(SAD, sum of absolute difference)을 연산하는 제2 연산부 및 상기 각각의 연산된 절대차 합 중에서 최소값을 갖는 최소 절대차 합(min SAD)을 결정하는 제3 연산부를 포함하는 절대차 합 연산장치 및 방법을 개시한다.
Int. CL H04N 19/51 (2014.01) H04N 19/625 (2014.01)
CPC H04N 19/57(2013.01) H04N 19/57(2013.01)
출원번호/일자 1020150050135 (2015.04.09)
출원인 경희대학교 산학협력단
등록번호/일자 10-1679508-0000 (2016.11.18)
공개번호/일자 10-2016-0120934 (2016.10.19) 문서열기
공고번호/일자 (20161124) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2015.04.09)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 경희대학교 산학협력단 대한민국 경기도 용인시 기흥구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 장익준 대한민국 서울특별시 성동구
2 김진상 대한민국 경기도 용인시 수지구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김연권 대한민국 서울특별시 송파구 법원로 ***, ****/****호(문정동, 문정대명벨리온)(시안특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 경희대학교 산학협력단 대한민국 경기도 용인시 기흥구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2015.04.09 수리 (Accepted) 1-1-2015-0346727-10
2 선행기술조사의뢰서
Request for Prior Art Search
2015.11.06 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2016.01.05 발송처리완료 (Completion of Transmission) 9-6-2016-0010238-19
4 의견제출통지서
Notification of reason for refusal
2016.04.07 발송처리완료 (Completion of Transmission) 9-5-2016-0255976-30
5 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2016.06.07 수리 (Accepted) 1-1-2016-0545951-22
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2016.07.04 수리 (Accepted) 1-1-2016-0644258-44
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2016.07.04 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2016-0644271-38
8 등록결정서
Decision to grant
2016.10.20 발송처리완료 (Completion of Transmission) 9-5-2016-0752143-05
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.19 수리 (Accepted) 4-1-2019-5164254-26
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
탐색 윈도우 범위 내에서 M*N 크기를 갖는 현재 매크로 블록과 참조 매크로 블록의 픽셀들 간의 절대차(AD, absolute difference)를 연산하는 제1 연산부;상기 절대차 연산에 의해 추가된 상위비트들을 고려하여 상기 각각의 절대차에 대한 절대차 합(SAD, sum of absolute difference)을 연산하는 제2 연산부;상기 각각의 연산된 절대차 합 중에서 최소값을 갖는 최소 절대차 합(min SAD)을 결정하는 제3 연산부; 및제어부를 포함하되,상기 제2 연산부는 움직임 압축의 성능을 고려하여 상기 추가된 상위비트들 중 상위 순(highest order)으로 2개 이상의 상위비트들을 선정하고 선정된 상위비트들을 하나의 비트로 근사화하는 근사화 규칙에 기반하여 상기 각각의 절대차에 대한 상기 절대차 합을 연산하고,상기 제어부는상기 최소 절대차 합에 대한 이산 코사인 변환(DCT, discrete cosine transform)값이 선정된 임계값보다 같거나 큰 경우, 상기 선정된 개수보다 적은 개수로 상위 비트들을 재선정하여 상기 근사화 규칙을 변경하는 절대차 합 연산장치
2 2
삭제
3 3
제1항에 있어서,상기 근사화 규칙은논리합 게이트(OR gate) 자리올림 방식에 적용되는절대차 합 연산장치
4 4
삭제
5 5
제1항에 있어서,상기 제2 연산부는상기 변경된 근사화 규칙을 적용하여 상기 각각의 절대차에 대한 상기 절대차 합을 재연산하는절대차 합 연산장치
6 6
탐색 윈도우 범위 내에서 M*N 크기를 갖는 현재 매크로 블록과 참조 매크로 블록의 픽셀들 간의 절대차를 연산하는 단계;상기 절대차 연산에 의해 추가된 상위비트들을 고려하여 상기 각각의 절대차에 대한 절대차 합을 연산하는 단계; 및상기 각각의 연산된 절대차 합 중에서 최소값을 갖는 최소 절대차 합을 결정하는 단계를 포함하되,상기 절대차 합을 연산하는 단계는 움직임 압축의 성능을 고려하여 상기 추가된 상위비트들 중 상위 순(highest order)으로 2개 이상의 상위비트들을 선정하고 선정된 상위비트들을 하나의 비트로 근사화하는 근사화 규칙에 기반하여 상기 각각의 절대차에 대한 상기 절대차 합을 연산하는 것을 특징으로 하고,상기 근사화 규칙은 상기 최소 절대차 합에 대한 이산 코사인 변환값이 선정된 임계값보다 같거나 큰 경우, 상기 선정된 개수보다 적은 개수로 상위 비트들을 재선정하는 것을 포함하는 절대차 합 연산방법
7 7
삭제
8 8
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조부 경희대학교 산학협력단 신진연구 유사 문턱 전압에서 안정적 동작을 제공하는 초저전력 임베디드 메모리 설계기술 연구