1 |
1
언밸런스 신호를 인가받고, 상기 언밸런스 신호에 대응하는 제1 밸런스 신호를 출력하는 제1 CRLH 전송선로; 및 상기 제1 CRLH 전송선로를 통해 인가되는 상기 언밸런스 신호를 인가받아 상기 제1 밸런스 신호와 반전된 위상을 갖는 제2 밸런스 신호를 출력하는 제2 CRLH 전송선로; 를 포함하고, 상기 제1 및 제2 CRLH 전송선로는 각각 2개의 전송선로와 및 상기 2개의 전송선로 중 하나의 전송선로와 병렬로 연결된 임피던스 보상 캐패시터 및 직렬로 연결된 임피던스 보상 인덕터를 구비하여, 서로 직렬로 연결된 인덕턴스와 캐패시턴스를 포함하는 직렬 선로 및 서로 병렬로 연결된 인덕턴스와 캐패시턴스를 포함하고, 상기 직렬 선로와 병렬로 연결되는 병렬 선로를 포함하는 등가 회로를 구성하는 것을 특징으로 하는 마천드 발룬
|
2 |
2
제1 항에 있어서, 상기 임피던스 보상 캐패시터와 상기 임피던스 보상 인덕터는 메타 물질인 CRLH 전송선로의 패턴을 이용하여 상기 등가 회로를 구현할 수 있는 패턴으로 미리 설계된 상기 2개의 전송 선로의 길이가 줄어들어 발생하는 임피던스의 변화에 대응하는 캐패시턴스와 인덕턴스를 갖는 것을 특징으로 하는 마천드 발룬
|
3 |
3
제2 항에 있어서, 상기 2개의 전송선로의 길이는 상기 설계된 패턴에서 상기 임피던스 보상 캐패시터의 캐패시턴스와 상기 임피던스 보상 인덕터의 인덕턴스를 조절하여 보상 가능한 임피던스 변화에 대응하는 길이만큼 짧게 설정되는 것을 특징으로 하는 마천드 발룬
|
4 |
4
제3 항에 있어서, 상기 제1 CRLH 전송선로는 일단으로 상기 언밸런스 신호를 인가받는 제11 전송선로; 상기 제11 전송선로와 함께 CRLH 전송선로를 형성하고, 타단으로 상기 제1 밸런스 신호를 출력하는 제12 전송 선로; 일단이 접지전원에 연결되고, 타단이 상기 제12 전송 선로의 일단에 직렬로 연결되는 제1 임피던스 보상 인덕터; 및 상기 제12 전송 선로의 타단에 병렬로 연결되어, 상기 제1 임피던스 보상인덕터와 함께 상기 제1 밸런스 신호가 상기 언밸런스 신호에 대응하는 전력 및 위상을 갖도록 임피던스를 보상하는 제1 임피던스 보상 캐패시터; 를 포함하는 것을 특징으로 하는 마천드 발룬
|
5 |
5
제4 항에 있어서, 상기 제2 CRLH 전송선로는 일단으로 상기 제11 전송선로의 타단에서 출력된 상기 언밸런스 신호를 인가받는 제21 전송선로; 상기 제21 전송선로와 함께 CRLH 전송선로를 형성하고, 타단으로 상기 제2 밸런스 신호를 출력하는 제22 전송 선로; 일단이 상기 접지전원에 연결되고, 타단이 상기 제22 전송 선로의 일단에 직렬로 연결되는 제2 임피던스 보상 인덕터; 및 상기 제22 전송 선로의 타단에 병렬로 연결되어, 상기 제2 임피던스 보상인덕터와 함께 상기 제2 밸런스 신호가 상기 언밸런스 신호에 대응하는 전력 및 위상을 갖도록 임피던스를 보상하는 제2 임피던스 보상 캐패시터; 를 포함하는 것을 특징으로 하는 마천드 발룬
|
6 |
6
제5 항에 있어서, 상기 제2 CRLH 전송선로는 상기 제21 전송 선로의 타단과 상기 접지전원 사이에 직렬로 연결되며, 상기 제2 밸런스 신호가 상기 제1 밸런스 신호와 180도 위상차를 갖도록 보상하는 위상 보상 캐패시터; 를 더 포함하는 것을 특징으로 하는 마천드 발룬
|
7 |
7
제6 항에 있어서, 상기 제11, 제12, 제21 및 제22 전송선로는 기판의 일면에 기설정된 패턴으로 구현된 마이크로스트립 라인인 것을 특징으로 하는 마천드 발룬
|
8 |
8
제7 항에 있어서, 상기 접지전원은 상기 기판의 타면에 형성되고, 상기 제1 및 제2 CRLH 전송선로는 비아를 통해 상기 접지전원과 연결되는 것을 특징으로 하는 마천드 발룬
|