1 |
1
리퀴지 전류를 이용하여 절대온도에 따른 중간전압을 생성하는 중간전압 생성부;상기 중간전압 생성부로부터 공급되는 상기 중간전압을 증폭하여 그에 따른 연산증폭전압을 출력하는 저전력 증폭기; 및상기 저전력 증폭기로부터 공급되는 상기 연산증폭전압에 따른 기준전압을 목표로 하는 레벨로 출력하는 기준전압 출력부를 포함하되,상기 저전력 증폭기는 바이어스 전압을 출력하는 바이어스 회로부; 피드백전압을 목표 레벨로 증폭하는 제1 입력단; 상기 중간전압 생성부에서 출력되는 상기 중간전압을 목표 레벨로 증폭하는 제2 입력단; 및 상기 제1 입력단 및 상기 제2 입력단으로부터 공급되는 전압을 증폭하여 그에 따른 연산증폭전압을 출력하는 연산증폭부를 포함하고,상기 바이어스 회로부는게이트와 소스가 각기 공통으로 연결된 형태로 전원전압과 바이어스 전압의 사이에 직렬접속된 제1 내지 제3 피모스 트랜지스터; 및 게이트가 공통으로 연결된 형태로 상기 바이어스 전압과 접지전압의 사이에 직렬접속된 제3 내지 제5 엔모스 트랜지스터를 포함하는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
2 |
2
제1항에 있어서, 상기 중간전압 생성부는다이오드 형태로 연결된 트랜지스터를 구비하여 리퀴지 전류를 출력하는 리퀴지전류 출력부; 및상기 리퀴지전류에 상응되는 중간전압을 출력하는 중간전압 출력부를 포함하는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
3 |
3
제2항에 있어서, 상기 리퀴지전류 출력부는게이트와 소스가 공통으로 연결된 형태로, 전원전압과 상기 중간전압의 사이에 병렬로 연결된 복수 개의 제1 엔모스 트랜지스터를 포함하는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
4 |
4
제2항에 있어서, 상기 중간전압 출력부는드레인과 게이트가 공통으로 연결된 형태로, 상기 중간전압과 접지전압의 사이에 연결된 제2 엔모스 트랜지스터를 포함하는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
5 |
5
삭제
|
6 |
6
삭제
|
7 |
7
제1항에 있어서, 상기 제1 입력단은전원전압과 접지전압의 사이에 직렬연결된 제4 피모스 트랜지스터 및 제5 피모스 트랜지스터를 포함하되, 상기 제5 피모스 트랜지스터의 게이트에 상기 피드백전압이 공급되는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
8 |
8
제1항에 있어서, 상기 제2 입력단은전원전압과 접지전압의 사이에 직렬연결된 제6 피모스 트랜지스터 및 제7 피모스 트랜지스터를 포함하되, 상기 제7 피모스 트랜지스터의 게이트에 상기 중간전압이 공급되는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
9 |
9
제1항에 있어서, 상기 연산증폭부는상기 제1 입력단과 상기 제2 입력단으로부터 공급되는 전압을 증폭하여 그에 따른 연산증폭전압을 출력하는 증폭부; 및 상기 증폭부를 구동시키되, 상기 증폭부의 동작 영역이 문턱전압 이하의 레벨로 유지되도록 하는 커런트 싱크를 포함하는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
10 |
10
제9항에 있어서, 상기 증폭부는소스가 전원전압에 연결되고 게이트와 드레인이 제1공통노드에 공통으로 연결된 제8 피모스 트랜지스터;소스가 전원전압에 연결되고 게이트가 상기 제1공통노드에 연결되며, 드레인에서 상기 연산증폭전압이 출력되는 제9 피모스 트랜지스터;드레인과 게이트가 상기 제1 공통노드에 공통으로 연결된 제9 엔모스 트랜지스터;드레인이 상기 제9 피모스 트랜지스터의 드레인에 연결되고 게이트가 상기 제1 공통노드에 연결된 제10 엔모스 트랜지스터;드레인이 상기 제9 엔모스 트랜지스터의 소스에 연결되고 게이트가 상기 제1 입력단의 출력단자에 연결된 제11 엔모스 트랜지스터; 및 드레인이 상기 제10 엔모스 트랜지스터의 소스에 연결되고 게이트가 제2 입력단의 출력단자에 연결된 제12 엔모스 트랜지스터를 포함하는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
11 |
11
제9항에 있어서, 상기 커런트 싱크는게이트가 공통으로 연결된 형태로 직렬접속된 제6 내지 제8 엔모스 트랜지스터를 포함하고, 상기 게이트로 상기 바이어스 전압을 공급받아 상기 증폭부의 동작 영역을 문턱전압 이하의 레벨로 유지시키는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
12 |
12
제1항에 있어서, 상기 기준전압 출력부는게이트가 상기 연산증폭전압에 연결되고 전원전압과 기준전압 간에 소스와 드레인이 연결된 제10 피모스 트랜지스터; 상기 제10 피모스 트랜지스터의 게이트와 상기 기준전압의 사이에 연결된 커패시터;상기 기준전압과 접지전압의 사이에 직렬접속된 다이오드, 제1저항 및 제2 저항을 포함하되,상기 제1저항 및 제2 저항의 공통 접속점으로부터 출력되는 피드백전압이 상기 저전력 증폭기의 양측 입력단자 중에서 상기 중간전압이 공급되는 일측 입력단자를 제외한 타측 입력단자에 공급되는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
13 |
13
제12항에 있어서, 상기 다이오드는 PNP형 BJT로 구성된 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
14 |
14
제12항에 있어서, 상기 제1 저항 및 제 2 저항은주변의 온도변화에 특성변화를 나타내지 않는 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|
15 |
15
제12항에 있어서, 상기 제1 저항 및 제 2 저항은가변저항인 것을 특징으로 하는 리퀴지 전류를 이용한 저전력 밴드갭 기준전압 발생 회로
|