맞춤기술찾기

이전대상기술

하드웨어 가속기를 포함하는 메인 메모리 및 메인 메모리의 동작 방법(MAIN MEMORY EMBEDED HARDWARE ACCELERATOR AND OPERATION METHOD OF THE SAME)

  • 기술번호 : KST2017015230
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 하드웨어 가속기의 속도를 향상시키고, 메모리의 공간을 절약하기 위한 기술적 사상에 관한 것으로서, 일측에 따른 컴퓨터에 의해 적어도 일시적으로 구현되는 메인 메모리는 메모리, 및 하드웨어 가속을 위한 동작을 수행하되, 호스트 프로세서와 상기 메모리의 저장 공간을 공유하는 가속기를 포함한다.
Int. CL G06F 12/08 (2016.04.23) G06F 12/10 (2016.04.23)
CPC G06F 12/0868(2013.01) G06F 12/0868(2013.01) G06F 12/0868(2013.01) G06F 12/0868(2013.01)
출원번호/일자 1020160033035 (2016.03.18)
출원인 연세대학교 산학협력단
등록번호/일자
공개번호/일자 10-2017-0108713 (2017.09.27) 문서열기
공고번호/일자 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 발송처리완료
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.03.18)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 정의영 대한민국 경기도 성남시 분당구
2 서혁준 대한민국 서울특별시 서대문구
3 한상우 대한민국 서울특별시 양천구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김연권 대한민국 서울특별시 송파구 법원로 ***, ****/****호(문정동, 문정대명벨리온)(시안특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.03.18 수리 (Accepted) 1-1-2016-0265275-86
2 선행기술조사의뢰서
Request for Prior Art Search
2017.01.10 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2017.02.07 발송처리완료 (Completion of Transmission) 9-6-2017-0019707-10
4 의견제출통지서
Notification of reason for refusal
2017.02.19 발송처리완료 (Completion of Transmission) 9-5-2017-0125357-63
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.04.04 수리 (Accepted) 1-1-2017-0329932-99
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.04.04 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-0329938-62
7 최후의견제출통지서
Notification of reason for final refusal
2017.08.30 발송처리완료 (Completion of Transmission) 9-5-2017-0604726-65
8 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.10.30 보정승인 (Acceptance of amendment) 1-1-2017-1072994-82
9 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.10.30 수리 (Accepted) 1-1-2017-1072966-14
10 등록결정서
Decision to grant
2018.03.27 발송처리완료 (Completion of Transmission) 9-5-2018-0211198-85
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
컴퓨터에 의해 적어도 일시적으로 구현되는:메모리; 및하드웨어 가속을 위한 동작을 수행하되, 호스트 프로세서와 상기 메모리의 저장 공간의 전부를 공유하여, 별도의 전용 메모리 공간으로 작업 집합(working set)을 복제하는 과정을 생략하는 가속기를 포함하고,상기 가속기는,가속기 API(Application Program Interface)를 호출하는 호스트 프로세스의 가상 주소 공간이 정의된 구조체의 포인터 주소를 확보하는 연산부; 및상기 확보된 포인터 주소에 기초하여 가상 주소를 물리 주소로 확보하되, 페이지 테이블을 이용해서 페이지 테이블 워크(page table walk)를 수행하는 변환 매니저를 포함하고,상기 변환 매니저는, 변환을 가속하기 위한 페이지 테이블의 적어도 일부분을 저장하고, 상기 저장된 페이지 테이블의 적어도 일부분을 이용해서 페이지 테이블 워크(page table walk)를 수행하는 메인 메모리
2 2
삭제
3 3
제1항에 있어서,상기 변환 매니저는,변환 버퍼에 상기 포인터 주소를 이용하여 요청된 가상 주소에 대응하는 상기 물리 주소가 없는 경우 페이지 테이블을 이용해서, 상기 물리 주소를 확보하는 메인 메모리
4 4
제1항에 있어서,상기 연산부는,상기 API(Application Program Interface)가 가상 주소를 전달하는 경우에 가상 메모리 기반으로 연산을 수행하는 메인 메모리
5 5
제1항에 있어서,상기 연산부는 상기 메모리에 접근할 때 마다 상기 변환 매니저를 통해 가상 주소를 물리 주소로 확보하여 상기 메모리에 직접 접근하는 메인 메모리
6 6
제1항에 있어서,상기 변환 매니저는 상기 메모리에 접근할 때 마다 가상 주소를 물리 주소로 확보하여 상기 메모리에 직접 접근하는 메인 메모리
7 7
삭제
8 8
삭제
9 9
제1항에 있어서,상기 메모리는 페이지 테이블 워크를 통해 확보한 물리 주소를 상기 변환 매니저의 변환 버퍼에 저장하고, 상기 변환 매니저는 상기 저장된 물리 주소를 이용하여 상기 메모리의 데이터에 접근하는 메인 메모리
10 10
컴퓨터에 의해 적어도 일시적으로 구현되는 메인 메모리의 동작 방법에 있어서,메인 메모리에 내장된 가속기에서 변환 매니저에 가상 주소로 데이터를 요청하는 단계;변환 매니저 내부에 있는 변환 버퍼에서 상기 요청된 가상 주소에 대한 물리 주소가 있는지 여부를 판단하는 단계; 및상기 판단결과, 상기 가상 주소에 대한 물리 주소가 있는 경우, 상기 요청된 가상 주소를 물리 주소로 확보하는 단계를 포함하고,상기 가속기는 하드웨어 가속을 위한 동작을 수행하되, 호스트 프로세서와 상기 메인 메모리의 저장 공간의 전부를 공유하여, 별도의 전용 메모리 공간으로 작업 집합(working set)을 복제하는 과정을 생략하고,상기 가속기는,가속기 API(Application Program Interface)를 호출하는 호스트 프로세스의 가상 주소 공간이 정의된 구조체의 포인터 주소를 확보하고, 상기 확보된 포인터 주소에 기초하여 가상 주소를 물리 주소로 확보하되, 페이지 테이블을 이용해서 페이지 테이블 워크(page table walk)를 수행하며, 상기 변환 매니저는,변환을 가속하기 위한 페이지 테이블의 적어도 일부분을 저장하고, 상기 저장된 페이지 테이블의 적어도 일부분을 이용해서 페이지 테이블 워크(page table walk)를 수행하는 메인 메모리의 동작 방법
11 11
제10항에 있어서,상기 확보한 물리 주소를 통해 데이터에 접근하는 단계를 더 포함하는 메인 메모리의 동작 방법
12 12
제10항에 있어서,상기 판단결과, 상기 변환 버퍼에 물리 주소가 없는 경우, 가속기 API(Application Program Interface)로부터 전달된 구조체를 이용하여 변환 매니저의 내부에 존재하는 페이지 테이블에 접근하는 단계;상기 페이지 테이블에 기초하여 페이지 테이블 워크를 수행하는 단계; 및상기 수행된 페이지 테이블 워크를 통해 물리 주소로 확보하는 단계를 더 포함하는 메인 메모리의 동작 방법
13 13
컴퓨터에 의해 적어도 일시적으로 구현되는 메인 메모리의 동작 방법에 있어서,메인 메모리에 내장된 가속기에서 변환 매니저에 가상 주소로 데이터를 요청하는 단계;변환 매니저 내부에 있는 변환 버퍼에서 상기 요청된 가상 주소에 대한 물리 주소가 있는지 여부를 판단하는 단계;상기 판단결과, 상기 가상 주소의 물리 주소가 없는 경우 구조체를 이용하여 메모리의 페이지 테이블에 접근하는 단계; 및상기 접근한 페이지 테이블을 이용하여 페이지 테이블 워크를 수행하는 단계;상기 수행된 페이지 테이블 워크를 통해 물리 주소로 확보하는 단계포함하고,상기 가속기는 하드웨어 가속을 위한 동작을 수행하되, 호스트 프로세서와 상기 메인 메모리의 저장 공간의 전부를 공유하여, 별도의 전용 메모리 공간으로 작업 집합(working set)을 복제하는 과정을 생략하고,상기 가속기는,가속기 API(Application Program Interface)를 호출하는 호스트 프로세스의 가상 주소 공간이 정의된 구조체의 포인터 주소를 확보하고, 상기 확보된 포인터 주소에 기초하여 가상 주소를 물리 주소로 확보하되, 상기 페이지 테이블을 이용해서 페이지 테이블 워크(page table walk)를 수행하며, 상기 변환 매니저는,변환을 가속하기 위한 페이지 테이블의 적어도 일부분을 저장하고, 상기 저장된 페이지 테이블의 적어도 일부분을 이용해서 페이지 테이블 워크(page table walk)를 수행하는 메인 메모리의 동작 방법
14 14
제13항에 있어서,메모리 내부의 페이지 테이블을 변환 매니저로 캐싱하는 단계를 더 포함하고,상기 테이블 워크를 수행하는 단계는,상기 캐싱된 페이지 테이블을 더 이용하여 테이블 워크를 수행하는 단계를 포함하는 메인 메모리의 동작 방법
15 15
제13항에 있어서,상기 확보한 물리주소를 상기 변환 버퍼에 저장하고, 해당 물리 주소를 이용하여 데이터에 접근하는 단계를 더 포함하는 메인 메모리의 동작 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US10565131 US 미국 FAMILY
2 US20170270056 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US10565131 US 미국 DOCDBFAMILY
2 US2017270056 US 미국 DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 연세대학교 산학협력단 기본연구지원사업 DRAM-적층 이종 멀티프로세서를 위한 비대칭 DRAM 구조 및 그 합성 방법에 대한 연구
2 산업통상자원부 연세대학교 산학협력단 전자정보디바이스산업원천기술개발사업 스마트 센서 SoC용 초저전압 회로 및 IP 설계 기술 개발