1 |
1
제1 캐패시터; 상기 제1 캐패시터와 연결되는 제2 캐패시터; 및상기 제1 캐패시터 및 제2 캐패시터와 연결되며, 그래핀으로 채널을 구현한 그래핀 FET;를 포함하는 임피던스 가변 회로
|
2 |
2
청구항 1에 있어서, 상기 그래핀 FET는,드레인과 소스가 상기 제2 캐패시터와 병렬로 연결되는 것을 특징으로 하는 임피던스 가변 회로
|
3 |
3
청구항 2에 있어서, 상기 그래핀 FET는, 상기 게이트에 입력 전압이 입력되고, 상기 가변 임피던스 회로의 전체 임피던스는 상기 입력 전압에 따라 결정되는 것을 특징으로 하는 임피던스 가변 회로
|
4 |
4
청구항 3에 있어서, 상기 그래핀 FET는,상기 입력 전압이 특정 값인 경우, 드레인과 소스 사이에 최소 전류가 흐르는 것을 특징으로 하는 임피던스 가변 회로
|
5 |
5
청구항 4에 있어서, 상기 그래핀 FET는,상기 입력 전압이 특정 값 이하이면 HOLE 전도도에 의해 드레인과 소스 사이에 전류가 흐르고,상기 입력 전압이 특정 값을 초과하면 전자 이동도에 의해 드레인과 소스 사이에 전류가 흐르는 것을 특징으로 하는 임피던스 가변 회로
|
6 |
6
적어도 하나의 임피던스 가변 회로를 포함하고, 상기 임피던스 가변 회로는, 제1 캐패시터; 상기 제1 캐패시터와 연결되는 제2 캐패시터; 및상기 제1 캐패시터 및 제2 캐패시터와 연결되며, 그래핀으로 채널을 구성한 그래핀 FET;를 포함하는 것을 특징으로 하는 다중대역 전력 증폭기
|
7 |
7
청구항 6에 있어서, 상기 그래핀 FET는,드레인과 소스가 상기 제2 캐패시터와 병렬로 연결되는 것을 특징으로 하는 다중대역 전력 증폭기
|
8 |
8
청구항 7에 있어서, 상기 그래핀 FET는, 상기 게이트에 입력 전압이 입력되고, 상기 가변 임피던스 회로의 전체 임피던스는 상기 입력 전압에 따라 결정되는 것을 특징으로 하는 다중대역 전력 증폭기
|