맞춤기술찾기

이전대상기술

연산 및 로직 기능이 추가된 고속 RAM(High Speed RAM with Arithmetic and Logic Functions)

  • 기술번호 : KST2018001381
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 연산 및 로직 기능이 추가된 고속 RAM이 제공된다. 본 발명의 실시예에 따른 RAM은, 데이터가 저장되는 메모리 셀 및 외부로부터 입력되는 데이터를 연산하고 연산 처리된 데이터를 메모리 셀에 Write 하는 연산기를 포함한다. 이에 의해, RAM에 연산 및 로직 기능을 추가하여, 일반 PC(Personal Computer)는 물론 임베디드 시스템에서 Read/Write 를 위한 메모리 액세스 빈도를 줄임으로써, 전력 소모를 줄이고 프로세서의 연산 효율을 높일 수 있게 된다.
Int. CL G11C 11/409 (2016.09.03) G11C 11/408 (2016.09.03) G06F 11/10 (2016.09.03)
CPC G11C 11/409(2013.01) G11C 11/409(2013.01) G11C 11/409(2013.01)
출원번호/일자 1020160095843 (2016.07.28)
출원인 전자부품연구원
등록번호/일자
공개번호/일자 10-2018-0012947 (2018.02.07) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.08.24)
심사청구항수 11

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자기술연구원 대한민국 경기도 성남시 분당구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김동순 대한민국 경기도 성남시 분당구
2 황태호 대한민국 서울특별시 송파구
3 김병수 대한민국 경기도 용인시 기흥구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 남충우 대한민국 서울 강남구 언주로 ***, *층(역삼동, 광진빌딩)(알렉스국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.07.28 수리 (Accepted) 1-1-2016-0733453-17
2 [심사청구]심사청구(우선심사신청)서
[Request for Examination] Request for Examination (Request for Preferential Examination)
2016.08.24 수리 (Accepted) 1-1-2016-0823847-25
3 의견제출통지서
Notification of reason for refusal
2018.01.25 발송처리완료 (Completion of Transmission) 9-5-2018-0062214-77
4 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2018.03.26 수리 (Accepted) 1-1-2018-0298745-75
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2018.03.26 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2018-0298760-50
6 거절결정서
Decision to Refuse a Patent
2018.07.04 발송처리완료 (Completion of Transmission) 9-5-2018-0456534-57
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2018.08.06 수리 (Accepted) 1-1-2018-0772749-43
8 [명세서등 보정]보정서(재심사)
Amendment to Description, etc(Reexamination)
2018.08.06 보정각하 (Rejection of amendment) 1-1-2018-0772754-72
9 거절결정서
Decision to Refuse a Patent
2018.08.29 발송처리완료 (Completion of Transmission) 9-5-2018-0585975-60
10 보정각하결정서
Decision of Rejection for Amendment
2018.08.29 발송처리완료 (Completion of Transmission) 9-5-2018-0585974-14
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.08.24 수리 (Accepted) 4-1-2020-5189497-57
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
데이터가 저장되는 메모리 셀; 및외부로부터 입력되는 데이터를 연산하고, 연산 처리된 데이터를 상기 메모리 셀에 Write 하는 연산기;를 포함하는 것을 특징으로 하는 RAM(Random Access Memory)
2 2
청구항 1에 있어서,상기 연산은,외부 프로세서에서 n 사이클 이내에 가능한 연산인 것을 특징으로 하는 RAM
3 3
청구항 2에 있어서,상기 n은 1인 것을 특징으로 하는 RAM
4 4
청구항 1에 있어서,상기 데이터는,영상 데이터, DB 데이터 및 빅데이터 중 어느 하나인 것을 특징으로 하는 RAM
5 5
청구항 1에 있어서,상기 연산은,Boolean 연산, Addition 연산, SWAP 연산 및 Compare 연산 중 적어도 하나를 포함하는 것을 특징으로 하는 RAM
6 6
청구항 1에 있어서,상기 데이터의 연산을 위한 커맨드를 인식하는 커맨드 디코더;를 더 포함하는 것을 특징으로 하는 RAM
7 7
청구항 6에 있어서,상기 커맨드는,상기 데이터의 헤더에 수록되는 것을 특징으로 하는 RAM
8 8
청구항 1에 있어서,상기 연산기는,상기 메모리 셀에 저장된 데이터를 Read 하여 연산하고, 연산 처리된 데이터를 외부로 출력하는 것을 특징으로 하는 RAM
9 9
청구항 1에 있어서,상기 연산기는,상기 메모리 셀에 저장된 데이터를 Read 하여 연산하고, 연산 처리된 데이터를 상기 메모리 셀에 Write 하는 것을 특징으로 하는 RAM
10 10
RAM(Random Access Memory)의 데이터 처리 방법에 있어서,상기 RAM의 연산기가, 외부로부터 입력되는 데이터를 연산하는 단계; 및상기 RAM의 연산기가, 상기 연산 단계에서 연산 처리된 데이터를 메모리 셀에 Write 하는 단계;를 포함하는 데이터 처리 방법
11 11
데이터가 저장되는 메모리 셀;데이터를 연산하고, 연산 처리된 데이터를 상기 메모리 셀에 Write 하는 연산기; 및상기 데이터의 오류 검출을 수행하고, 오류 미검출시 상기 데이터를 상기 메모리 셀에 Write 하도록 상기 연산기를 제어하는 체커;를 포함하는 RAM(Random Access Memory)
12 12
RAM(Random Access Memory)의 데이터 처리 방법에 있어서,상기 RAM의 체커가, 데이터에 대한 오류 검출을 수행하는 단계;오류가 미검출되면, 상기 RAM의 연산기가 상기 데이터를 연산하는 단계; 및상기 RAM의 연산기가, 상기 연산 단계에서 연산 처리된 데이터를 메모리 셀에 Write 하는 단계;를 포함하는 데이터 처리 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 전자부품연구원 전자정보디바이스산업원천기술개발 Processing in Memory 반도체 아키텍처 및 데이터 집약적 응용처리를 위한 병렬처리 기술 개발