1 |
1
표류 인덕턴스 저감 기능을 갖는 버스 플레이트로서,제1 극성 단자에 연결된 제1 플레이트와 제2 플레이트, 상기 제1 플레이트와 상기 제2 플레이트 사이에 구비된 상부 절연층을 포함하는 제1 극성 플레이트;제2 극성 단자에 연결된 제3 플레이트와 제4 플레이트, 상기 제3 플레이트와 상기 제4 플레이트 사이에 구비된 하부 절연층을 포함하는 제2 극성 플레이트; 및상기 제1 극성 플레이트와 상기 제2 극성 플레이트 사이에 구비된 중간 절연층을 포함하고,상기 제1 내지 제4 플레이트에 연결되는 커패시터부는 하나의 커패시터가 일측의 부(-) 극성 단자가 제1 플레이트에 연결되는 한편 타측의 정(+) 극성 단자가 제4 플레이트에 연결되도록 하고, 그 이웃의 커패시터가 일측의 부(-) 극성 단자가 제2 플레이트에 연결되는 한편 타측의 정(+) 극성 단자가 제3 플레이트에 연결되도록 하여, 교번적으로 반대 극성을 갖는 커패시터들이 병렬로 배열되어 연결되어 있는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
2 |
2
제1항에 있어서,상기 제1 내지 제4 플레이트 중에서 동일 플레이트내에서의 전류의 방향은 동일하고,상기 제1 내지 제4 플레이트 중에서 서로 다른 극성을 갖는 플레이트간의 전류의 방향은 반대인 것을 특징으로 하는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
3 |
3
제2항에 있어서,상기 반대 극성을 갖는 커패시터부에 흐르는 전류에 의해 자기장이 상쇄되는 것을 특징으로 하는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
4 |
4
제1항에 있어서,상기 제4 플레이트를 통해 커패시터부로부터 전력반도체 스위칭 소자로 흐르는 전류의 방향은 일치하고,상기 제2 플레이트를 통해 전력반도체 스위칭 소자로부터 커패시터부로 흐르는 전류의 방향은 일치하고,상기 제4 플레이트를 통한 전류의 방향과 상기 제2 플레이트를 통한 전류의 방향은 서로 반대가 되어 상호 자기장 상쇄를 통해 표류 인덕턴스를 감소시키는 것을 특징으로 하는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
5 |
5
제1항에 있어서,상기 중간 절연층은 상기 상부 절연층 및 상기 하부 절연층보다 두꺼운 것을 특징으로 하는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
6 |
6
제1항에 있어서,상기 상부 절연층과 상기 하부 절연층의 두께는 오차 범위 내에서 동일한 것을 특징으로 하는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
7 |
7
제1항에 있어서,상기 제1 극성이 부(-) 극성인 경우 상기 제2 극성은 정(+) 극성이고,상기 제1 극성이 정(+)) 극성인 경우 상기 제2 극성은 부(-)) 극성인 것을 특징으로 하는, 표류 인덕턴스 저감 기능을 갖는 버스 플레이트
|
8 |
8
표류 인덕턴스 저감 기능을 갖는 버스 플레이트가 구비된 파워 스택로서,인가되는 직류전압에 포함된 잡음 성분을 필터링하는 커패시터부;상기 커패시터부가 출력하는 직류전압을 교류전압으로 변환하여 출력하는 인버터부;상기 인버터부를 통해 출력되는 교류전압을 제어하기 위해 상기 인버터부를 구성하는 전력반도체 스위칭 소자에 구동신호를 인가하는 구동부; 및상기 전력반도체 스위칭 소자와 상기 커패시터부의 제1 극성 단자를 연결하는 제1 극성 플레이트, 상기 전력반도체 스위칭 소자와 상기 커패시터부의 제2 극성 단자를 연결하는 제2 극성 플레이트, 상기 제1 극성 플레이트와 상기 제2 극성 플레이트 사이에 구비된 중간 절연층을 포함하고, 상기 제1 극성 플레이트는 상기 제1 극성 단자에 연결된 제1 플레이트와 제2 플레이트, 상기 제1 플레이트와 상기 제2 플레이트 사이에 구비된 상부 절연층을 포함하고,상기 제2 극성 플레이트는 상기 제2 극성 단자에 연결된 제3 플레이트와 제4 플레이트, 상기 제3 플레이트와 상기 제4 플레이트 사이에 구비된 하부 절연층을 포함하며,상기 제1 극성 플레이트와 상기 제2 극성 플레이트에 연결되는 커패시터부는 하나의 커패시터가 일측의 부(-) 극성 단자가 상기 제1 플레이트에 연결되는 한편 타측의 정(+) 극성 단자가 상기 제4 플레이트에 연결되도록 하고, 그 이웃의 커패시터가 일측의 부(-) 극성 단자가 상기 제2 플레이트에 연결되는 한편 타측의 정(+) 극성 단자가 상기 제3 플레이트에 연결되도록 하여, 교번적으로 반대 극성을 갖는 커패시터들이 병렬로 배열되어 연결되는 버스 플레이트를 포함하는, 파워 스택
|
9 |
9
삭제
|
10 |
10
제8항에 있어서,상기 제1 내지 제4 플레이트 중에서 동일 플레이트내에서의 전류의 방향은 동일하고,상기 제1 내지 제4 플레이트 중에서 서로 다른 극성을 갖는 플레이트간의 전류의 방향은 반대인 것을 특징으로 하는, 파워 스택
|
11 |
11
제10항에 있어서,상기 반대 극성을 갖는 커패시터부에 흐르는 전류에 의해 자기장이 상쇄되는 것을 특징으로 하는, 파워 스택
|
12 |
12
제10항에 있어서,상기 제4 플레이트를 통해 커패시터부로부터 전력반도체 스위칭 소자로 흐르는 전류의 방향은 일치하고,상기 제2 플레이트를 통해 전력반도체 스위칭 소자로부터 커패시터부로 흐르는 전류의 방향은 일치하고,상기 제4 플레이트를 통한 전류의 방향과 상기 제2 플레이트를 통한 전류의 방향은 서로 반대가 되어 상호 자기장 상쇄를 통해 표류 인덕턴스를 감소시키는 것을 특징으로 하는, 파워 스택
|
13 |
13
제8항에 있어서,상기 중간 절연층은 상기 상부 절연층 및 상기 하부 절연층보다 두꺼운 것을 특징으로 하는, 파워 스택
|
14 |
14
제8항에 있어서,상기 상부 절연층과 상기 하부 절연층의 두께는 오차 범위 내에서 동일한 것을 특징으로 하는, 파워 스택
|
15 |
15
제8항에 있어서,상기 제1 극성이 부(-) 극성인 경우 상기 제2 극성은 정(+) 극성이고,상기 제1 극성이 정(+)) 극성인 경우 상기 제2 극성은 부(-)) 극성인 것을 특징으로 하는, 파워 스택
|