맞춤기술찾기

이전대상기술

듀티 사이클 교정 회로(DUTY-CYCLE CORRECTOR)

  • 기술번호 : KST2018002710
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 듀티 사이클 교정 회로를 공개한다. 본 발명은 입력 클럭 신호를 생성하는 클럭 신호 생성부, 입력 클럭 신호를 인가받고, 입력 클럭 신호에 대응하는 선 교정 클럭 신호를 생성하며, 교정 클럭 신호의 듀티에 대응하여 인가되는 복수개의 상승 에지 제어 신호 및 복수개의 하강 에지 제어 신호에 응답하여 선 교정 클럭 신호의 상승 에지 기울기 및 하강 에지 기울기를 가변하는 듀티 사이클 교정부 및 선 교정 클럭 신호를 인가받아 버퍼링하여, 선 교정 클럭 신호의 상승 에지 기울기 및 하강 에지 기울기의 절대값이 기기정된 기울기값이 되도록 교정하여 교정 클럭 신호를 출력하는 전역 클럭 드라이버를 포함한다.
Int. CL H03K 5/156 (2016.10.18) H03K 5/00 (2016.10.18)
CPC H03K 5/1565(2013.01) H03K 5/1565(2013.01)
출원번호/일자 1020160111634 (2016.08.31)
출원인 광운대학교 산학협력단
등록번호/일자
공개번호/일자 10-2018-0024784 (2018.03.08) 문서열기
공고번호/일자 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.08.31)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 광운대학교 산학협력단 대한민국 서울특별시 노원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 오태현 대한민국 경기도 안양시 동안구
2 정덕관 대한민국 서울특별시 노원구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인우인 대한민국 서울특별시 강남구 역삼로 ***, *층(역삼동, 중평빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 광운대학교 산학협력단 서울특별시 노원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.08.31 수리 (Accepted) 1-1-2016-0848813-14
2 보정요구서
Request for Amendment
2016.09.08 발송처리완료 (Completion of Transmission) 1-5-2016-0133916-20
3 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2016.09.21 수리 (Accepted) 1-1-2016-0913995-18
4 선행기술조사의뢰서
Request for Prior Art Search
2017.03.14 수리 (Accepted) 9-1-9999-9999999-89
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.03.27 수리 (Accepted) 4-1-2017-5046666-19
6 선행기술조사보고서
Report of Prior Art Search
2017.06.12 수리 (Accepted) 9-1-2017-0018190-65
7 의견제출통지서
Notification of reason for refusal
2017.09.08 발송처리완료 (Completion of Transmission) 9-5-2017-0632158-32
8 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.10.20 수리 (Accepted) 1-1-2017-1036222-20
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.10.20 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-1036223-76
10 등록결정서
Decision to grant
2018.03.08 발송처리완료 (Completion of Transmission) 9-5-2018-0164485-92
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력 클럭 신호를 생성하는 클럭 신호 생성부;상기 입력 클럭 신호를 인가받고, 상기 입력 클럭 신호에 대응하는 선 교정 클럭 신호를 생성하며, 교정 클럭 신호의 듀티에 대응하여 인가되는 복수개의 상승 에지 제어 신호 및 복수개의 하강 에지 제어 신호에 응답하여 상기 선 교정 클럭 신호의 상승 에지 기울기 및 하강 에지 기울기를 가변하는 듀티 사이클 교정부; 및 상기 선 교정 클럭 신호를 인가받아 버퍼링하여, 상기 선 교정 클럭 신호의 상승 에지 기울기 및 하강 에지 기울기의 절대값이 기 지정된 기울기값이 되도록 교정하여 교정 클럭 신호를 출력하는 전역 클럭 드라이버; 를 포함하고,상기 듀티 사이클 교정부는전원 전압과 상기 선 교정 클럭 신호가 출력되는 선 교정 노드 사이에 서로 병렬로 연결되고, 상기 복수개의 상승 에지 제어 신호 중 대응하는 상승 에지 제어 신호에 응답하여 활성화되며, 상기 입력 클럭 신호의 전압 레벨이 기 설정된 제1 기준 레벨 이하이면, 상기 선 교정 클럭 신호를 풀업하는 복수개의 풀업 구동부를 포함하여, 상기 선 교정 클럭 신호를 가변된 상승 에지 기울기에 따라 풀업하는 상승 에지 조절부; 및 상기 선 교정 노드와 접지 전원 사이에 서로 병렬로 연결되고, 상기 복수개의 하강 에지 제어 신호 중 대응하는 하강 에지 제어 신호에 응답하여 활성화되며, 상기 입력 클럭 신호의 전압 레벨이 기 설정된 제2 기준 레벨 이상이면, 상기 선 교정 클럭 신호를 풀다운하는 복수개의 풀다운 구동부를 포함하여, 상기 선 교정 클럭 신호를 가변된 하강 에지 기울기에 따라 풀다운하는 하강 에지 조절부; 를 포함하는 것을 특징으로 하는 듀티 사이클 교정 회로
2 2
삭제
3 3
삭제
4 4
제1 항에 있어서, 상기 복수개의 풀업 구동부 각각은 상기 전원 전압과 상기 선 교정 노드 사이에 직렬로 연결되는 PMOS 트랜지스터와 풀업 활성화 스위치 및 풀업 저항을 구비하고, 상기 PMOS 트랜지스터는 게이트로 상기 입력 클럭 신호를 인가받으며, 상기 풀업 활성화 스위치는 상기 복수개의 상승 에지 제어 신호 중 대응하는 상승 에지 제어 신호에 응답하여 턴온되는 것을 특징으로 하는 듀티 사이클 교정 회로
5 5
삭제
6 6
제4 항에 있어서, 상기 복수개의 풀다운 구동부 각각은 상기 선 교정 노드와 상기 접지 전원 사이에 직렬로 연결되는 풀다운 저항과 풀다운 활성화 스위치 및 NMOS 트랜지스터를 구비하고, 상기 NMOS 트랜지스터는 게이트로 상기 입력 클럭 신호를 인가받으며, 상기 풀다운 활성화 스위치는 상기 복수개의 하강 에지 제어 신호 중 대응하는 하강 에지 제어 신호에 응답하여 턴온되는 것을 특징으로 하는 듀티 사이클 교정 회로
7 7
제6 항에 있어서, 상기 듀티 사이클 교정 회로는 상기 교정 클럭 신호를 인가받아, 상기 교정 클럭 신호의 상승 에지와 하강 에지 사이의 타이밍 비를 측정하고, 측정된 타이밍 비에 대응하는 상기 복수개의 상승 에지 제어 신호 및 상기 복수개의 하강 에지 제어 신호를 출력하는 에지 제어 루프 회로부; 를 더 포함하는 것을 특징으로 하는 듀티 사이클 교정 회로
8 8
제7 항에 있어서, 상기 에지 제어 루프 회로부는 상기 교정 클럭 신호의 듀티가 50% 미만인 것으로 판별되면, 상기 복수개의 상승 에지 신호 중 상기 풀업 활성화 스위치를 턴온시키는 신호 레벨을 갖는 상승 에지 신호의 개수를 증가하고, 상기 복수개의 하강 에지 신호 중 상기 풀다운 활성화 스위치를 턴온시키는 신호 레벨을 갖는 하강 에지 신호의 개수를 감소하여 출력하고, 상기 교정 클럭 신호의 듀티가 50%를 초과하는 것으로 판별되면, 상기 복수개의 상승 에지 신호 중 상기 풀업 활성화 스위치를 턴온시키는 신호 레벨을 갖는 상승 에지 신호의 개수를 감소하고, 상기 복수개의 하강 에지 신호 중 상기 풀다운 활성화 스위치를 턴온시키는 신호 레벨을 갖는 하강 에지 신호의 개수를 증가하여 출력하는 것을 특징으로 하는 듀티 사이클 교정 회로
9 9
제1 항에 있어서, 상기 전역 클럭 드라이버는 상기 선 교정 클럭 신호를 버퍼링하는 인버터 체인으로 구현되는 것을 특징으로 하는 듀티 사이클 교정 회로
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 교육부 한국연구재단 일반연구자지원사업 미래형 휴대기기를 위한 극저전력 고속 송신 FIR 드라이버의 개발 및 자동 적응 루프 설계