맞춤기술찾기

이전대상기술

효율적인 메모리 공유 및 스케줄링을 이용한 비트-디인터리버

  • 기술번호 : KST2018008703
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 효율적인 메모리 공유 및 스케줄링을 이용한 비트-디인터리버가 제공된다. 본 디-인터리버는 메모리; 변조방식에 따라 각기 다른 Permutation 주소를 생성하는 주소 생성기; 주소 생성기에 의해 생성된 Permutation 주소에 따라 메모리를 제어하는 제어기;를 포함한다. 이에 의해, 비트-디인터리빙 시 변조방식에 따라 서로 다른 permutation 동작으로 인해 메모리가 별도로 필요한 것을 하나로 통합하여 사용함으로 하드웨어 복잡도를 감소시킬 수 있다.
Int. CL H03M 13/27 (2006.01.01) H03M 13/00 (2017.01.01) H03M 13/11 (2006.01.01)
CPC H03M 13/276(2013.01) H03M 13/276(2013.01) H03M 13/276(2013.01) H03M 13/276(2013.01) H03M 13/276(2013.01) H03M 13/276(2013.01)
출원번호/일자 1020160175743 (2016.12.21)
출원인 전자부품연구원
등록번호/일자
공개번호/일자 10-2018-0072306 (2018.06.29) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자기술연구원 대한민국 경기도 성남시 분당구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 장수현 대한민국 경기도 성남시 분당구
2 임기택 대한민국 경기도 수원시 영통구
3 신대교 대한민국 경기도 성남시 분당구
4 윤상훈 대한민국 경기도 성남시 분당구
5 정한균 대한민국 경기도 성남시 분당구
6 진성근 대한민국 경기도 성남시 중원구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 남충우 대한민국 서울 강남구 언주로 ***, *층(역삼동, 광진빌딩)(알렉스국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.12.21 수리 (Accepted) 1-1-2016-1257232-14
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.08.24 수리 (Accepted) 4-1-2020-5189497-57
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
메모리;변조방식에 따라 각기 다른 Permutation 주소를 생성하는 주소 생성기;주소 생성기에 의해 생성된 Permutation 주소에 따라 메모리를 제어하는 제어기;를 포함하는 것을 특징으로 하는 디-인터리버
2 2
청구항 1에 있어서,변조방식은,16QAM, 64QAM 및 256QAM을 포함하는 것을 특징으로 하는 디-인터리버
3 3
청구항 1에 있어서,제어기는,메모리를 제어하여, parity-bit 인터리빙과 column twist-bit 인터리빙을 수행하는 것을 특징으로 하는 디-인터리버
4 4
청구항 1에 있어서,메모리는,일부 영역이 변조방식에 따라 중복 사용되는 것을 특징으로 하는 디-인터리버
5 5
청구항 4에 있어서,메모리는,8192(depth)×8(width)×16(number)의 메모리 뱅크인 것을 특징으로 하는 디-인터리버
6 6
청구항 1에 있어서,제어기는,LDPC 복호기의 이용패턴에 따라, 메모리의 출력을 제어하는 것을 특징으로 하는 디-인터리버
7 7
청구항 6에 있어서,제어기는,LDPC 복호 시 초기 지연이 없도록 하는 순서로 부호어를 출력시키는 것을 특징으로 하는 디-인터리버
8 8
변조방식에 따라 각기 다른 Permutation 주소를 생성하는 단계; 및생성된 Permutation 주소에 따라 메모리를 제어하는 단계;를 포함하는 것을 특징으로 하는 디-인터리빙 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 국토교통부 전자부품연구원 교통물류연구 상시연결 쌍방향 통신(V2X) 시스템개발