1 |
1
광대역 첩 신호를 하향 변환 레퍼런스 신호로 이용하여 제1 신호를 생성하는 제1 신호 생성부;복수 개의 위상 누적 다항식 출력값 중 적어도 하나에 기초하여 제2 신호를 생성하는 제2 신호 생성부; 및상기 제1 신호 및 상기 제2 신호를 곱셈 연산하여 디첩 처리를 수행하는 디첩 처리부를 포함하는 디지털 디첩 처리 장치
|
2 |
2
제1항에 있어서,상기 광대역 첩 신호는 첩 신호 발생기에서 발생된 첩 신호를 미리 지정된 배수만큼 대역 확장하도록 광대역 변환한 신호이고,상기 제1 신호는 상기 광대역 첩 신호를 하향 변환 레퍼런스로 사용하여 시간 영역에서 디램핑한 후, 디지털 신호로 변환한 신호인 디지털 디첩 처리 장치
|
3 |
3
제1항에 있어서,상기 제2 신호는,병렬 구조로 연결된 복수 개의 위상 누적 다항식 DDS(Direct Digital Synthesizer)의 출력값이 멀티플렉서(Multiplexer)를 통해 하나로 결합한 신호인 디지털 디첩 처리 장치
|
4 |
4
제1항에 있어서,상기 디첩 처리부는,복소수 곱셈기 및 병렬복소수 곱셈기 중 적어도 하나를 이용하여 상기 제1 신호 및 상기 제2 신호의 곱셈 연산을 수행하는 디지털 디첩 처리 장치
|
5 |
5
제4항에 있어서,상기 디첩 처리부는,상기 제1 신호 및 상기 제2 신호가 디멀티플렉서(Demultiplexer)를 통해 출력되는 경우 상기 병렬복소수 곱셈기를 이용하여 상기 곱셈 연산을 수행하는 디지털 디첩 처리 장치
|
6 |
6
광대역 첩 신호를 하향 변환 레퍼런스 신호로 이용하여 제1 신호를 생성하는 단계;복수 개의 위상 누적 다항식 출력값 중 적어도 하나에 기초하여 제2 신호를 생성하는 단계; 및상기 제1 신호 및 상기 제2 신호를 곱셈 연산하여 디첩 처리를 수행하는 단계를 포함하는 디지털 디첩 처리 방법
|
7 |
7
제6항에 있어서,상기 광대역 첩 신호는 첩 신호 발생기에서 발생된 첩 신호를 미리 지정된 배수만큼 대역 확장하도록 광대역 변환한 신호이고,상기 제1 신호는 상기 광대역 첩 신호를 하향 변환 레퍼런스로 사용하여 시간 영역에서 디램핑한 후, 디지털 신호로 변환한 신호인 디지털 디첩 처리 방법
|
8 |
8
제6항에 있어서,상기 제2 신호는,병렬 구조로 연결된 복수 개의 위상 누적 다항식 DDS(Direct Digital Synthesizer)의 출력값을 멀티플렉서(Multiplexer)로 결합한 신호인 디지털 디첩 처리 방법
|
9 |
9
제6항에 있어서,상기 디첩 처리를 수행하는 단계는, 복소수 곱셈기 및 병렬복소수 곱셈기 중 적어도 하나를 이용하여 상기 제1 신호 및 상기 제2 신호의 곱셈 연산을 수행하는 디지털 디첩 처리 방법
|
10 |
10
제9항에 있어서,상기 제1 신호 및 상기 제2 신호가 디멀티플렉서(Demultiplexer)를 통해 출력되는 경우 상기 병렬복소수 곱셈기를 이용하여 상기 곱셈 연산을 수행하는 디지털 디첩 처리 방법
|
11 |
11
제6항 내지 제10항 중 어느 한 항에 따른 상기 디지털 디첩 처리 방법을 수행하는 프로그램을 수록한 컴퓨터 판독 가능 기록매체
|