1 |
1
2N-1개의 제1인버터들을 포함하고(N은 1이상의 정수), 상기 제1인버터들을 이용해 제1주기파를 생성하고, 상기 제1인버터들 중 하나 이상의 제1인버터는 클럭이 로우 레벨인 구간 동안에 활성화되는 제1링 오실레이터;2N-1개의 제2인버터들을 포함하고, 상기 제2인버터들을 이용해 제2주기파를 생성하고, 상기 제2인버터들 중 하나 이상의 제2인버터는 상기 클럭이 하이 레벨인 구간 동안에 활성화되는 제2링 오실레이터; 및상기 제1주기파와 상기 제2주기파의 주파수를 비교해 상기 클럭의 듀티 싸이클 감지 결과를 생성하는 주파수 비교기를 포함하는 듀티 싸이클 감지기
|
2 |
2
제 1항에 있어서,상기 제1링 오실레이터는 상기 클럭이 로우 레벨인 구간 동안에 활성화되는 제1인버터의 후단에 연결되는 제1로우 패스 필터를 더 포함하고,상기 제2링 오실레이터는 상기 클럭이 하이 레벨인 구간 동안에 활성화되는 제2인버터 후단에 연결되는 제2로우 패스 필터를 더 포함하는듀티 싸이클 감지기
|
3 |
3
제 2항에 있어서,상기 제1링 오실레이터는 상기 제1로우 패스 필터의 후단에 연결되는 제1슈미트 트리거 회로를 더 포함하고,상기 제2링 오실레이터는 상기 제2로우 패스 필터의 후단에 연결되는 제2슈미트 트리거 회로를 더 포함하는듀티 싸이클 감지기
|
4 |
4
2N-1개의 인버터들을 포함하고(N은 1이상의 정수), 상기 인버터들을 이용해 주기파를 생성하고, 상기 인버터들 중 하나 이상의 인버터는 제1모드에서는 클럭이 로우 레벨인 구간 동안에 활성화되고 제2모드에서는 상기 클럭이 하이 레벨인 구간 동안에 활성화되는 링 오실레이터; 및상기 제1모드에서 생성된 상기 주기파의 주파수와 상기 제2모드에서 생성된 상기 주기파의 주파수를 비교해 상기 클럭의 듀티 싸이클 감지 결과를 생성하는 주파수 비교기를 포함하는 듀티 싸이클 감지기
|
5 |
5
제 4항에 있어서,상기 링 오실레이터는 상기 제1모드에서는 상기 클럭이 로우 레벨인 구간 동안에 활성화되고 제2모드에서는 상기 클럭이 하이 레벨인 구간 동안에 활성화되는 상기 인버터의 후단에 연결되는 로우 패스 필터를 더 포함하는듀티 싸이클 감지기
|
6 |
6
제 5항에 있어서,상기 링 오실레이터는 상기 로우 패스 필터의 후단에 연결되는 슈미트 트리거 회로를 더 포함하는듀티 싸이클 감지기
|
7 |
7
2N-1개의 제1인버터들을 포함하고(N은 1이상의 정수), 상기 제1인버터들을 이용해 제1주기파를 생성하고, 상기 제1인버터들 중 하나 이상의 제1인버터는 제1클럭과 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되는 제1링 오실레이터;2N-1개의 제2인버터들을 포함하고, 상기 제2인버터들을 이용해 제2주기파를 생성하고, 상기 제2인버터들 중 하나 이상의 제2인버터는 상기 제1클럭과 상기 제2클럭이 서로 같은 레벨인 구간 동안에 활성화되는 제2링 오실레이터; 및상기 제1주기파와 상기 제2주기파의 주파수를 비교해 상기 제1클럭과 상기 제2클럭의 위상 차이 감지 결과를 생성하는 주파수 비교기를 포함하는 위상 차이 감지기
|
8 |
8
제 7항에 있어서,상기 제1링 오실레이터는 상기 제1클럭과 상기 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되는 제1인버터의 후단에 연결되는 제1로우 패스 필터를 더 포함하고,상기 제2링 오실레이터는 상기 제1클럭과 상기 제2클럭이 서로 같은 레벨인 구간 동안에 활성화되는 제2인버터의 후단에 연결되는 제2로우 패스 필터를 더 포함하는위상 차이 감지기
|
9 |
9
제 8항에 있어서,상기 제1링 오실레이터는 상기 제1로우 패스 필터의 후단에 연결되는 제1슈미트 트리거 회로를 더 포함하고,상기 제2링 오실레이터는 상기 제2로우 패스 필터의 후단에 연결되는 제2슈미트 트리거 회로를 더 포함하는위상 차이 감지기
|
10 |
10
제 7항에 있어서,상기 제1링 오실레이터는 상기 제1클럭과 상기 제2클럭을 입력으로 하는 XOR 게이트를 더 포함하고, 상기 제1클럭과 상기 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되는 제1인버터는 상기 XOR 게이트의 출력 신호에 응답해 활성화되고,상기 제2링 오실레이터는 상기 제1클럭과 상기 제2클럭을 입력으로 하는 XNOR 게이트를 더 포함하고, 상기 제1클럭과 상기 제2클럭이 서로 같은 레벨인 구간 동안에 활성화되는 제2인버터는 상기 XNOR 게이트의 출력 신호에 응답해 활성화되는위상 차이 감지기
|
11 |
11
제 7항에 있어서,상기 제1클럭과 상기 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되는 제1인버터는 전원 전압단과 제1노드 사이에 직렬로 연결된 제1 내지 제3PMOS 트랜지스터; 및접지 전압단과 상기 제1노드 사이에 직렬로 연결된 제1 내지 제3NMOS 트랜지스터를 포함하고,상기 제1PMOS 트랜지스터는 상기 제2클럭의 반전 클럭에 응답해 온/오프되고, 상기 제2PMOS 트랜지스터는 상기 제1클럭에 응답해 온/오프되고, 상기 제3PMOS 트랜지스터는 상기 제1인버터의 입력 신호에 응답해 온/오프되고,상기 제1NMOS 트랜지스터는 상기 제2클럭의 반전 클럭에 응답해 온/오프되고, 상기 제2NMOS 트랜지스터는 상기 제1클럭에 응답해 온/오프되고, 상기 제3NMOS 트랜지스터는 상기 제1인버터의 입력 신호에 응답해 온/오프되는위상 차이 감지기
|
12 |
12
제 11항에 있어서,상기 제1클럭과 상기 제2클럭이 서로 동일한 레벨인 구간 동안에 활성화되는 제2인버터는전원 전압단과 제2노드 사이에 직렬로 연결된 제4 내지 제6PMOS 트랜지스터; 및접지 전압단과 상기 제2노드 사이에 직렬로 연결된 제4 내지 제6NMOS 트랜지스터를 포함하고,상기 제4PMOS 트랜지스터는 상기 제1클럭에 응답해 온/오프되고, 상기 제5PMOS 트랜지스터는 상기 제2클럭에 응답해 온/오프되고, 상기 제6PMOS 트랜지스터는 상기 제2인버터의 입력 신호에 응답해 온/오프되고,상기 제4NMOS 트랜지스터는 상기 제1클럭에 응답해 온/오프되고, 상기 제5NMOS 트랜지스터는 상기 제2클럭에 응답해 온/오프되고, 상기 제6NMOS 트랜지스터는 상기 제2인버터의 입력 신호에 응답해 온/오프되는위상 차이 감지기
|
13 |
13
2N-1개의 인버터들을 포함하고(N은 1이상의 정수), 상기 인버터들을 이용해 주기파를 생성하고, 상기 인버터들 중 하나 이상의 인버터는 제1모드에서는 제1클럭과 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되고 제2모드에서는 상기 제1클럭과 상기 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되는 링 오실레이터; 및상기 제1모드에서 생성된 상기 주기파의 주파수와 상기 제2모드에서 생성된 상기 주기파의 주파수를 비교해 상기 제1클럭과 상기 제2클럭의 위상 차이 감지 결과를 생성하는 주파수 비교기를 포함하는 위상 차이 감지기
|
14 |
14
제 13항에 있어서,상기 링 오실레이터는 제1모드에서는 제1클럭과 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되고 제2모드에서는 상기 제1클럭과 상기 제2클럭이 서로 다른 레벨인 구간 동안에 활성화되는 인버터의 후단에 연결되는 로우 패스 필터를 더 포함하는위상 차이 감지기
|
15 |
15
제 14항에 있어서,상기 링 오실레이터는 상기 로우 패스 필터의 후단에 연결되는 슈미트 트리거 회로를 더 포함하는위상 차이 감지기
|