1 |
1
아날로그 신호를 디지털 신호로 변환하는 장치에 있어서, 상기 디지털 신호의 최 상위 비트에 대응하는 제 1 캐패시터 및 제 2 캐패시터와 상기 디지털 신호의 차 상위 비트에 대응하는 제 3 캐패시터가 포함된 제 1 캐패시터 어레이; 상기 아날로그 신호를 샘플링하여 상기 제 1 캐패시터 어레이의 상부-노드에 선택적으로 연결하는 제 1 샘플링부; 상기 상부-노드의 신호와 기준 신호를 비교하는 비교기; 및상기 비교기의 출력에 기초하여, 상기 제 1 캐패시터 어레이 각각에 대하여 하부-노드에 인가되는 기준 전압을 제어하는 전압 제어부를 포함하고, 상기 제1 캐패시터, 상기 제 2 캐패시터 및 상기 제 3 캐패시터의 캐패시턴스가 동일하고,상기 전압 제어부는, 상기 비교기의 출력에 기초하여, 제 1 기준 전압, 상기 제 1 기준 전압보다 작은 제 2 기준 전압 및 상기 제 1 기준 전압과 상기 제 2 기준 전압의 중간값인 제 3 기준 전압 중 하나를 상기 제 1 캐패시터 어레이에 포함된 캐패시터의 하부-노드에 인가하는 것을 특징으로 하는 신호 변환 장치
|
2 |
2
삭제
|
3 |
3
삭제
|
4 |
4
제 1 항에 있어서, 상기 신호 변환 장치는, 상기 디지털 신호의 최 상위 비트에 대응하는 제 4 캐패시터 및 제 5 캐패시터와 상기 디지털 신호의 차 상위 비트에 대응하는 제 6 캐패시터가 포함된 제 2 캐패시터 어레이; 및상기 샘플링된 입력 신호와 상기 제 1 기준 전압간의 차이를 상기 제 2 캐패시터 어레이의 상부-노드에 선택적으로 인가하는 제 2 샘플링부를 더 포함하고, 상기 비교기는, 상기 제 1 캐패시터 어레이의 상부-노드와 상기 제 2 캐패시터 어레이의 상부-노드의 신호를 비교하며, 상기 제4 캐패시터, 상기 제 5 캐패시터 및 상기 제 6 캐패시터의 캐패시턴스가 동일한 것을 특징으로 하는 신호 변환 장치
|
5 |
5
제 4 항에 있어서, 상기 전압 제어부는, 상기 최 상위 비트를 획득하는 동안, 상기 제 1 캐패시터 어레이의 하부-노드 및 상기 제 2 캐패시터 어레이의 하부-노드에 제 3 기준 전압(Vcm)을 인가하는 것을 특징으로 하는 신호 변환 장치
|
6 |
6
제 4 항에 있어서, 상기 전압 제어부는, 상기 최 상위 비트가 "1"인 경우 상기 제 1 캐패시터, 상기 제 2 캐패시터 및 상기 제 3 캐패시터 중 두 개의 하부-노드의 전압을 소정 값 만큼 감소시키고 상기 제 4 캐패시터, 상기 제 5 캐패시터 및 상기 제 6 캐패시터 중 두 개의 하부-노드의 전압을 상기 소정 값 만큼 증가시키는 것을 특징으로 하는 신호 변환 장치
|
7 |
7
제 4 항에 있어서, 상기 전압 제어부는, 상기 최 상위 비트가 "0"인 경우 상기 제 1 캐패시터, 상기 제 2 캐패시터 및 상기 제 3 캐패시터 중 두 개의 하부-노드의 전압을 소정 값 만큼 증가시키고 상기 제 4 캐패시터, 상기 제 5 캐패시터 및 상기 제 6 캐패시터 중 두 개의 하부-노드의 전압을 상기 소정 값 만큼 감소시키는 것을 특징으로 하는 신호 변환 장치
|
8 |
8
제 4 항에 있어서, 상기 전압 제어부는, 상기 차 상위 비트가 "1"인 경우 상기 제 1 캐패시터, 상기 제 2 캐패시터 및 상기 제 3 캐패시터 중 하나의 하부-노드의 전압을 소정 값 만큼 감소시키고 상기 제 4 캐패시터, 상기 제 5 캐패시터 및 상기 제 6 캐패시터 중 하나의 하부-노드의 전압을 상기 소정 값 만큼 증가시키는 것을 특징으로 하는 신호 변환 장치
|
9 |
9
제 4 항에 있어서, 상기 전압 제어부는, 상기 차 상위 비트가 "0"인 경우 상기 제 1 캐패시터, 상기 제 2 캐패시터 및 상기 제 3 캐패시터 중 하나의 하부-노드의 전압을 소정 값 만큼 증가시키고상기 제 4 캐패시터, 상기 제 5 캐패시터 및 상기 제 6 캐패시터 중 하나의 하부-노드의 전압을 상기 소정 값 만큼 감소시키는 것을 특징으로 하는 신호 변환 장치
|
10 |
10
제 1항에 있어서, 상기 신호 변환 장치는, 상기 비교기의 결과를 상기 디지털 신호의 비트값에 대응하여 저장하는 레지스터를 더 포함하는 것을 특징으로 하는 신호 변환 장치
|
11 |
11
제 1항에 있어서, 상기 제 1 캐패시터 어레이는, 이진-가중치(Binary-Weighted) 캐패시터로 구성되는 것을 특징으로 하는 신호 변환 장치
|
12 |
12
제 4 항에 있어서, 상기 전압 제어부는, 상기 최 상위 비트와 상기 차 상위 비트의 값이 동일하면, 상기 신호 변환 장치의 초기화를 수행함에 있어서 상기 제 1 캐패시터 어레이의 하부-노드와 상기 제 2 캐패시터 어레이의 하부-노드에 상기 제 3 기준 전압을 인가하는 것을 특징으로 하는 신호 변환 장치
|
13 |
13
제 4 항에 있어서, 상기 전압 제어부는, 상기 최 상위 비트와 상기 차 상위 비트의 값이 상이하면, 상기 신호 변환 장치의 초기화를 수행함에 있어서 상기 제 1 캐패시터, 상기 제 2 캐패시터, 상기 제 4 캐패시터 및 상기 제 5 캐패시터의 하부-노드의 전압을 변경하지 않는 것을 특징으로 하는 신호 변환 장치
|