맞춤기술찾기

이전대상기술

슈퍼 커패시터 및 그 제조방법

  • 기술번호 : KST2019005303
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 소형의 칩 사이즈에서 가능한 큰 정전용량을 제공할 수 있는 칩형 슈퍼 커패시터의 구조와 이의 제조방법을 개시한다. 본 발명에 의하면, 서로 이격되어 대향하고 외부 전압을 인가받는 1조의 제1집전전극 및 제2집전전극과, 상기 제1집전전극 및 제2집전전극 각각의 서로 대향하는 일면에 각각 배치된 1조의 활성전극과, 상기 1조의 활성전극 간에 개재된 분리막으로 각각 구성되어 적층된 복수의 단위 셀을 포함하고, 상기 복수의 단위 셀 각각이 포함하는 상기 제1집전전극 및 제2집전전극은 상기 복수의 단위 셀이 전기적으로 병렬회로를 구성하도록 연결됨으로써 총 정전용량이 상기 복수의 단위 셀 각각의 정전용량을 합한 값으로 되는 슈퍼 커패시터와, 이의 제조방법이 제공된다.
Int. CL H01G 11/12 (2013.01.01) H01G 11/32 (2013.01.01) H01G 11/70 (2013.01.01) H01G 11/84 (2013.01.01)
CPC H01G 11/12(2013.01) H01G 11/12(2013.01) H01G 11/12(2013.01) H01G 11/12(2013.01) H01G 11/12(2013.01)
출원번호/일자 1020170149092 (2017.11.10)
출원인 한국세라믹기술원
등록번호/일자 10-2013994-0000 (2019.08.19)
공개번호/일자 10-2019-0053342 (2019.05.20) 문서열기
공고번호/일자 (20190823) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.11.10)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국세라믹기술원 대한민국 경상남도 진주시 소호로 ***

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김효태 경상남도 하동군

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이두희 대한민국 서울특별시 강남구 테헤란로 ***(역삼동) 한신인터밸리** 빌딩 서관 ****호(이훈국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국세라믹기술원 대한민국 경상남도 진주시 소호로 *
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.11.10 수리 (Accepted) 1-1-2017-1114978-25
2 직권정정안내서
Notification of Ex officio Correction
2017.11.20 발송처리완료 (Completion of Transmission) 1-5-2017-0166559-20
3 의견제출통지서
Notification of reason for refusal
2018.12.24 발송처리완료 (Completion of Transmission) 9-5-2018-0884991-71
4 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2019.02.22 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2019-0190247-85
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2019.02.22 수리 (Accepted) 1-1-2019-0190237-28
6 의견제출통지서
Notification of reason for refusal
2019.06.24 발송처리완료 (Completion of Transmission) 9-5-2019-0451100-29
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2019.06.25 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2019-0647566-20
8 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2019.06.25 수리 (Accepted) 1-1-2019-0647557-19
9 등록결정서
Decision to grant
2019.08.16 발송처리완료 (Completion of Transmission) 9-5-2019-0590537-38
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
서로 이격되어 대향하고 외부 전압을 인가받는 1조의 제1집전전극 및 제2집전전극과; 상기 제1집전전극 및 제2집전전극 각각의 서로 대향하는 일면에 각각 배치된 1조의 활성전극과; 상기 1조의 활성전극을 함침하는 전해질과;상기 1조의 활성전극 간에 개재된 분리막으로 각각 구성되어 적층된 복수의 단위 셀을 포함하고, 상기 복수의 단위 셀 각각이 포함하는 상기 제1집전전극 및 제2집전전극은 상기 복수의 단위 셀이 전기적으로 병렬회로를 구성하도록 연결됨으로써 총 정전용량이 상기 복수의 단위 셀 각각의 정전용량을 합한 값으로 되는 것을 특징으로 하는 슈퍼 커패시터
2 2
제1항에 있어서,상기 복수의 단위 셀 각각이 포함하는 상기 분리막은 상기 복수의 단위 셀 에 걸쳐 연속된 일체(一體)를 이루는 것을 특징으로 하는 슈퍼 커패시터
3 3
제1항에 있어서,상기 복수는 3개 이상의 기수로 되는 것을 특징으로 하는 슈퍼 커패시터
4 4
제1항에 있어서,상기 복수의 단위 셀은 절연 기판과 상기 절연 기판상에 주연부가 밀봉된 캐비티 리드가 이루는 내부공간 내에 수납되고, 상기 캐비티 리드의 내벽면은 절연막으로 덮혀있는 것을 특징으로 하는 슈퍼 커패시터
5 5
제4항에 있어서,상기 제1집전전극 및 제2집전전극 중의 하나는 상기 캐비티 리드의 정부에 위치한 정부접점부와 전기적으로 연결되고, 상기 정부접점부는 상기 절연막으로 덮혀있지 않은 것을 특징으로 하는 슈퍼 커패시터
6 6
제4항에 있어서,상기 절연막은 150℃ 이상의 온도범위에서 내열성을 갖는 것을 특징으로 하는 슈퍼 커패시터
7 7
제4항에 있어서,상기 절연막의 재질은 폴리이미드(PI), 폴리테트라플루오로에틸렌(PTFE), 폴리에틸렌(PE), 폴리비닐리덴플루오라이드(PVDF) 및 스티렌 부타디엔 고무(SBR)로 이루어진 군에서 선택된 하나 이상인 것을 특징으로 하는 슈퍼 커패시터
8 8
제1항 또는 제2항에 의한 슈퍼 커패시터의 제조방법에 있어서,상기 제1집전전극의 일면에 3개 이상의 제1활성전극을 서로 이격되게 일렬로 배열하여 제1전극어셈블리를 형성하고, 상기 제2집전전극의 일면에 3개 이상의 제2활성전극을 서로 이격되게 일렬로 배열하여 제2전극어셈블리를 형성하며, 상기 분리막의 양 종단부에 각각 하나의 제3활성전극 및 하나의 제4활성전극을 배치하는 단계와; 상기 제1전극어셈블리와 제2전극어셈블리는 각각의 종단부에 위치한 하나의 제1활성전극과 하나의 제2활성전극을 제외한 나머지 제1활성전극과 제2활성전극이 상기 분리막을 사이에 두고 서로 대향하여 각각 1조를 이루도록 상기 분리막에 부착되고 상기 제외된 상기 하나의 제1활성전극과 하나의 제2활성전극은 각각 상기 하나의 제3활성전극 및 하나의 제4활성전극 중의 서로 다른 하나와 상기 분리막을 사이에 두고 서로 대향하여 1조를 이룸으로써 서로 이격되어 상기 제1전극어셈블리 및 제2전극어셈블리 중의 하나와 상기 분리막을 통하여 서로 연결된 복수의 단위 셀로 구성된 하나의 어셈블리 세트를 형성하는 단계와;상기 복수의 단위 셀이 상하 적층되고 상기 제1집전전극과 제2집전전극이 상기 적층된 상기 복수의 단위 셀에 걸쳐 서로 교호하도록, 상기 어셈블리 세트의 상기 복수의 단위 셀 간을 연결하는 상기 분리막과 상기 제1집전전극 또는 상기 제2 집전전극을 절곡하여 상기 복수의 단위 셀 각각을 서로 중첩시키는 단계와;상기 제1활성전극, 제2활성전극, 제3활성전극 및 제4활성전극을 상기 전해질에 함침하고 외부 하우징으로 봉입하는 단계를 포함하는 것을 특징으로 하는 제조방법
9 9
제8항에 있어서,상기 외부 하우징의 일부의 내벽면은 수지 용액의 코팅, 열간압착 및 몰딩성형 중의 하나 이상의 방법으로 형성되는 절연막으로 코팅되는 것을 특징으로 하는 제조방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 한국전자통신연구원 융합연구사업 차세대 ICT 기기용 3D 나노구조의 에너지 저장장치 개발