맞춤기술찾기

이전대상기술

적층형 슈퍼커패시터의 제조방법

  • 기술번호 : KST2019011400
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 a) 제1금속박막 일면에 제1그래핀 집전체, 제1전극 및 제1분리막을 순차적으로 적층하여 제1적층체를 제조하는 단계; b) 제2금속박막 일면에 제2그래핀 집전체 및 제2전극을 순차적으로 적층하여 제2적층체를 제조하는 단계; c) 상기 제1적층체의 제1분리막 상에 상기 제2전극이 접하도록 제2적층체를 적층하여 제3적층체를 제조하는 단계; d) 상기 제3적층체를 압착처리하여 제1금속박막 및 제2금속박막이 박리된 단위적층체를 제조하는 단계; 및 e) 상기 단위적층체; 및 제2분리막 또는 절연막;을 교번 적층하는 단계;를 포함하는 적층형 슈퍼커패시터의 제조방법에 관한 것이다.
Int. CL H01G 11/84 (2013.01.01) H01G 11/12 (2013.01.01) H01G 11/26 (2013.01.01)
CPC H01G 11/84(2013.01) H01G 11/84(2013.01) H01G 11/84(2013.01) H01G 11/84(2013.01)
출원번호/일자 1020160022386 (2016.02.25)
출원인 한국기계연구원, 한국전자통신연구원
등록번호/일자 10-1774253-0000 (2017.08.29)
공개번호/일자
공고번호/일자 (20170904) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.02.25)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국기계연구원 대한민국 대전광역시 유성구
2 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김재현 대한민국 대전광역시 유성구
2 이승모 대한민국 충청남도 논
3 장봉균 대한민국 대전광역시 유성구
4 유인규 대한민국 충청남도 공주시
5 홍성훈 대한민국 대전광역시 유성구
6 김주미 대한민국 대전광역시 중구
7 김빛나 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 플러스 대한민국 대전광역시 서구 한밭대로 ***번지 (둔산동, 사학연금회관) **층

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국기계연구원 대한민국 대전광역시 유성구
2 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.02.25 수리 (Accepted) 1-1-2016-0185176-10
2 의견제출통지서
Notification of reason for refusal
2016.12.12 발송처리완료 (Completion of Transmission) 9-5-2016-0892493-19
3 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.01.19 수리 (Accepted) 1-1-2017-0065989-65
4 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.01.19 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-0066015-00
5 등록결정서
Decision to grant
2017.05.30 발송처리완료 (Completion of Transmission) 9-5-2017-0378220-84
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.11.28 수리 (Accepted) 4-1-2017-5193093-72
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
a) 제1금속박막 일면에 제1그래핀 집전체, 제1전극 및 제1분리막을 순차적으로 적층하여 제1적층체를 제조하는 단계;b) 제2금속박막 일면에 제2그래핀 집전체 및 제2전극을 순차적으로 적층하여 제2적층체를 제조하는 단계;c) 상기 제1적층체의 제1분리막 상에 상기 제2전극이 접하도록 제2적층체를 적층하여 제3적층체를 제조하는 단계;d) 상기 제3적층체를 롤프레스 공정을 통해 압착처리하여 제1금속박막 및 제2금속박막이 박리된 단위적층체를 제조하는 단계; 및e) 상기 단위적층체; 및 제2분리막 또는 절연막;을 교번 적층하는 단계;를 포함하며,상기 제1그래핀 집전체 및 제2그래핀 집전체는 서로 독립적으로 0
2 2
제 1항에 있어서,상기 d)단계의 압착처리는 롤프레스 공정을 통해 하기 관계식 1을 만족하도록 수행되는 적층형 슈퍼커패시터의 제조방법
3 3
제 1항에 있어서,상기 d)단계의 압착처리 후 제1그래핀 집전체와 제1전극 간, 및 제2그래핀 집전체와 제2전극 간의 접착력은 서로 독립적으로 10 내지 200 J/m2인 적층형 슈퍼커패시터의 제조방법
4 4
삭제
5 5
제 1항에 있어서,상기 제1그래핀 집전체 및 제2그래핀 집전체는 서로 독립적으로 화학기상증착법을 통해 적층되는 적층형 슈퍼커패시터의 제조방법
6 6
A) 제1금속박막 일면에 제1그래핀 집전체, 제1전극 및 제1분리막을 순차적으로 적층하여 제1적층체를 제조하는 단계;B) 상기 제1적층체를 롤프레스 공정을 통해 압착처리하여 제1금속박막이 박리된 제1-1단위적층체를 제조하는 단계; 및C) 상기 제1-1단위적층체; 및 제2분리막 또는 절연막;을 교번 적층하는 단계;를 포함하며,상기 제1그래핀 집전체의 두께는 0
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US10418188 US 미국 FAMILY
2 US20190066935 US 미국 FAMILY
3 WO2017146513 WO 세계지적재산권기구(WIPO) FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US10418188 US 미국 DOCDBFAMILY
2 US2019066935 US 미국 DOCDBFAMILY
3 WO2017146513 WO 세계지적재산권기구(WIPO) DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 국가과학기술연구회 융합연구사업-국가연구개발사업(Ⅲ) 연속 전사 공정 기반 계면 제어 및 표면 구조화 기술 개발 (2/3)