맞춤기술찾기

이전대상기술

디스플레이포트 수신단에서의 클럭 복원 구조

  • 기술번호 : KST2019011542
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명에 따른 수신기는, DCO(Digitally Controlled Oscillator)를 구비하고 직렬 데이터 스트림으로부터 병렬 데이터 및 링크 심볼 클럭을 복원하는 기능을 수행하는 ADCDR(All Digital Clock and Data Recovery)(10)을 포함하여 구성되며, 적어도 비디오 데이터의 전송을 포함하는 디지털 디스플레이 인터페이스에 사용되는 수신기로서, 링크 트레이닝이 성공했을 때 상기 DCO(Digitally Controlled Oscillator)의 출력 주파수를 결정하는 DCO 코드를 저장하는 코드 저장부(20); 상기 복원된 병렬 데이터 및 링크 심볼 클럭을 이용하여 링크 에러를 검출하는 에러 검출기(30);를 포함하여 구성되며, 상기 비디오 데이터의 전송 중 상기 에러 검출기(30)가 링크 에러를 검출한 경우, 상기 코드 저장부(20)에 저장된 DCO 코드를 상기 ADCDR(All Digital Clock and Data Recovery)(10)의 DCO(Digitally Controlled Oscillator)에 적용하여 클럭을 복원하는 것을 특징으로 한다. 본 발명에 따르면, 비디오 데이터의 전송 중 링크 에러를 검출한 경우, 저장된 DCO 코드를 ADCDR의 DCO에 적용하여 클럭을 즉시 복원함으로써, 매우 짧은 시간내로 비디오 데이터의 전송이 정상화되기 때문에 비정상적인 화면 또는 노이즈의 노출 시간을 대폭 저감할 수 있는 효과가 있다.
Int. CL H04N 21/242 (2011.01.01) H04N 21/40 (2011.01.01) H04N 21/241 (2016.01.01) H04N 21/24 (2011.01.01)
CPC H04N 21/242(2013.01) H04N 21/242(2013.01) H04N 21/242(2013.01) H04N 21/242(2013.01)
출원번호/일자 1020140161699 (2014.11.19)
출원인 서울대학교산학협력단
등록번호/일자 10-1582168-0000 (2015.12.28)
공개번호/일자
공고번호/일자 (20160105) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2014.11.19)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서울대학교산학협력단 대한민국 서울특별시 관악구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김태호 대한민국 서울시 관악구
2 정덕균 대한민국 서울시 관악구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인태산 대한민국 서울특별시 강남구 테헤란로 *길 **-* 신도빌딩 *층(역삼동 ***-**)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 서울대학교산학협력단 서울특별시 관악구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2014.11.19 수리 (Accepted) 1-1-2014-1115967-98
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.03.17 수리 (Accepted) 4-1-2015-5033829-92
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.05.13 수리 (Accepted) 4-1-2015-5062924-01
4 선행기술조사의뢰서
Request for Prior Art Search
2015.08.10 수리 (Accepted) 9-1-9999-9999999-89
5 선행기술조사보고서
Report of Prior Art Search
2015.09.10 수리 (Accepted) 9-1-2015-0056821-88
6 의견제출통지서
Notification of reason for refusal
2015.09.25 발송처리완료 (Completion of Transmission) 9-5-2015-0666607-03
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2015.09.30 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2015-0942439-89
8 등록결정서
Decision to grant
2015.11.30 발송처리완료 (Completion of Transmission) 9-5-2015-0832693-14
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.05.13 수리 (Accepted) 4-1-2019-5093546-10
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.05.23 수리 (Accepted) 4-1-2019-5101798-31
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.02 수리 (Accepted) 4-1-2019-5154561-59
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.11.25 수리 (Accepted) 4-1-2020-5265458-48
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
DCO(Digitally Controlled Oscillator)를 구비하고 직렬 데이터 스트림으로부터 병렬 데이터 및 링크 심볼 클럭을 복원하는 기능을 수행하는 ADCDR(All Digital Clock and Data Recovery)(10)을 포함하여 구성되며, 적어도 비디오 데이터의 전송을 포함하는 디지털 디스플레이 인터페이스에 사용되는 수신기로서,링크 트레이닝이 성공했을 때 상기 DCO(Digitally Controlled Oscillator)의 출력 주파수를 결정하는 DCO 코드를 저장하는 코드 저장부(20);상기 복원된 병렬 데이터 및 링크 심볼 클럭을 이용하여 링크 에러를 검출하는 에러 검출기(30);를 포함하여 구성되며,상기 비디오 데이터의 전송 중 상기 에러 검출기(30)가 링크 에러를 검출한 경우, 상기 코드 저장부(20)에 저장된 DCO 코드를 상기 ADCDR(All Digital Clock and Data Recovery)(10)의 DCO(Digitally Controlled Oscillator)에 적용하여 클럭을 복원하는 것을 특징으로 하는 수신기
2 2
청구항 1에 있어서,상기한 DCO 코드의 적용에 의한 클럭 복원은 송신기로의 IRQ(Interupt Request)에 우선하여 실행되는 것을 특징으로 하는 수신기
3 3
청구항 1에 있어서,상기 에러 검출기(30)는 IBM 8b/10b 디코딩에 있어서 미리 정해진 수준 이상의 에러가 발생하면 링크 에러로 결정하는 것을 특징으로 하는 수신기
4 4
DCO(Digitally Controlled Oscillator)를 구비하고 직렬 데이터 스트림으로부터 병렬 데이터 및 링크 심볼 클럭을 복원하는 기능을 수행하는 ADCDR(All Digital Clock and Data Recovery)(10)을 포함하여 구성되며, 적어도 비디오 데이터의 전송을 포함하는 디지털 디스플레이 인터페이스에 사용되는 수신기에서 수행되는 클럭 복원 방법으로서,링크 트레이닝이 성공했을 때 상기 DCO(Digitally Controlled Oscillator)의 출력 주파수를 결정하는 DCO 코드를 코드 저장부(20)에 저장하는 제 1 단계;상기 비디오 데이터의 전송 중 링크 에러를 검출한 경우, 상기 코드 저장부(20)에 저장된 DCO 코드를 상기 ADCDR(All Digital Clock and Data Recovery)의 DCO(Digitally Controlled Oscillator)에 적용하여 클럭을 복원하는 제 2 단계;를 포함하는 것을 특징으로 하는 클럭 복원 방법
5 5
청구항 4에 있어서,상기 제 2 단계에 따른 클럭 복원이 성공한 경우, 송신기로의 IRQ(Interupt Request) 또는 링크 리트레이닝(re-training)이 수행되지 않는 것을 특징으로 하는 클럭 복원 방법
6 6
청구항 4에 있어서,상기 제 2 단계에 따른 클럭 복원이 실패한 경우, 송신기로의 IRQ(Interupt Request)가 실행되는 것을 특징으로 하는 클럭 복원 방법
7 7
청구항 4에 있어서,상기 링크 에러의 검출은 IBM 8b/10b 디코딩에 있어서 미리 정해진 수준 이상의 에러가 발생하는 지를 모니터링하는 것에 의해 수행되는 것을 특징으로 하는 클럭 복원 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.