맞춤기술찾기

이전대상기술

FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치 및 방법

  • 기술번호 : KST2019015726
  • 담당센터 :
  • 전화번호 :
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치 및 방법에 관한 것으로, 하우징 내부에 회로부가 구비되고 외부에 포트 A와 포트 B가 구비되어 연결된 케이블의 선번 연결을 자동 탐색 및 설정할 수 있는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치에 있어서, 상기 회로부는 상기 포트 A와 포트 B 사이에 연결된 다수개의 쉬프트 레지스터와, 상기 포트 A와 포트 B의 단자핀간의 경로를 스위칭으로 선택할 수 있도록 다수개의 다중화기/역다중화기로 이루어지는 스위칭 구조가 구현된 프로그래머블 반도체(FPGA)를 포함하는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치 및 방법을 제공한다.
Int. CL G06F 11/22 (2017.01.01)
CPC G06F 11/221(2013.01)
출원번호/일자 1020180010867 (2018.01.29)
출원인 한밭대학교 산학협력단
등록번호/일자 10-2035602-0000 (2019.10.17)
공개번호/일자 10-2019-0091820 (2019.08.07) 문서열기
공고번호/일자 (20191023) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2018.01.29)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한밭대학교 산학협력단 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이현빈 대전광역시 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인오암 대한민국 대전광역시 서구 문예로 **, *층 ***호(둔산동, 오성빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 주식회사 비엔티플러스 경기도 시흥시 연성로**번
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2018.01.29 수리 (Accepted) 1-1-2018-0101474-33
2 선행기술조사의뢰서
Request for Prior Art Search
2019.02.15 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2019.04.12 수리 (Accepted) 9-1-2019-0019192-04
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.04.12 수리 (Accepted) 4-1-2019-5072792-98
5 의견제출통지서
Notification of reason for refusal
2019.07.23 발송처리완료 (Completion of Transmission) 9-5-2019-0528627-51
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2019.09.04 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2019-0909686-79
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2019.09.04 수리 (Accepted) 1-1-2019-0909665-10
8 등록결정서
Decision to grant
2019.10.01 발송처리완료 (Completion of Transmission) 9-5-2019-0713825-80
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
하우징 내부에 회로부가 구비되고 외부에 포트 A와 포트 B가 구비되어 연결된 케이블의 선번 연결을 자동 탐색 및 설정할 수 있는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치에 있어서, 상기 회로부는상기 포트 A와 포트 B 사이에 연결된 다수개의 쉬프트 레지스터;와, 상기 포트 A와 포트 B의 단자핀간의 경로를 스위칭으로 선택할 수 있도록 다수개의 다중화기/역다중화기로 이루어지는 스위칭 구조가 구현된 프로그래머블 반도체(FPGA);를 포함하며, 상기 쉬프트 레지스터는,상기 포트 A와 포트 B의 단자핀의 개수를 지정할 수 있는 비트 수를 가지되, 상기 포트 A와 포트 B 사이에 연결된 각각의 쉬프트 레지스터가 상기 포트 A와 포트 B의 단자핀 번호에서 1을 감산한 이진수로 초기화 되어 포트 A의 모든 단자핀에 동시에 인가된 후, 케이블선을 통해 포트 B의 단자핀으로 전송되어 들어오는 값이 다시 저장되도록 하는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치
2 2
삭제
3 3
청구항 1에 있어서,프로그래머블 반도체(FPGA)에 구현된 다중화기/역다중화기 각각에는 상기 쉬프트 레지스터가 연결되고 상기 쉬프트 레지스터 각각에 저장된 값을 선택 신호로 하여 다중화기/역다중화기 각각은 상기 포트 A와 포트 B의 단자핀간의 경로로 스위칭 되는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치
4 4
청구항 1에 있어서,상기 프로그래머블 반도체(FPGA)는 내부의 서로 다른 방향의 두 신호 경로를 PCB 상에서 결합함으로써 하나의 양방향 신호선과 같이 동작할 수 있도록 하는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 장치
5 5
포트 A와 포트 B의 동일한 번호의 단자핀끼리 쉬프트 레지스터로 연결되는 세팅 단계;동일한 번호의 단자핀에 연결된 상기 쉬프트 레지스터 각각을 해당 핀번호에서 1을 감산한 이진수 값으로 초기화하는 초기화 단계;상기 쉬프트 레지스터 각각을 해당 비트 수만큼 쉬프트 하여 포트 A에 동시에 인가하고 포트 B로 들어오는 값을 저장하는 인가 단계; 및상기 쉬프트 레지스터 각각에 저장된 값을 프로그래머블 반도체에 구현된 다중화기/역다중화기 각각에 선택 신호로 연결하고 저장하는 저장 단계;를 포함하며, 상기 인가 단계는,어느 하나의 포트 A와 포트 B 사이에 연결된 쉬프트 레지스터에서 상기 쉬프트 레지스터에 저장된 값이 포트 A의 단자핀 값이 되고 연결된 포트 B의 단자핀의 번호가 포트 B의 단자핀 값이 되어 포트 A의 단자핀과 포트 B의 단자핀끼리 연결된 선번으로 되는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 방법
6 6
삭제
7 7
청구항 5에 있어서,상기 저장 단계는,다중화기/역다중화기 각각에 상기 쉬프트 레지스터 각각에 저장된 값이 선택 신호로 인가되면 상기 다중화기/역다중화기 각각은 상기 포트 A와 포트 B의 단자핀간의 경로로 스위칭 되는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 방법
8 8
청구항 5에 있어서,상기 저장 단계는,상기 프로그래머블 반도체(FPGA) 내부의 서로 다른 방향의 두 신호 경로는 PCB 상에서 결합되어 어느 한 방향으로 들어오는 신호는 두 신호 경로 중 하나의 경로로 전달되고 다른 한 방향으로 들어오는 신호는 두 신호 경로 중 나머지 경로로 전달되도록 함으로써 하나의 양방향 신호선과 같이 동작할 수 있도록 하는 것을 특징으로 하는 FPGA를 이용한 케이블 선번 연결 자동 탐색, 설정 및 양방향 연결선 구현 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.