1 |
1
입력 신호를 인가받는 입력 회로를 포함하고 상기 입력 신호를 증폭한 출력 신호를 출력하는 증폭 회로; 및활성화 제어 신호 및 옵셋 제어 신호에 따라 상기 입력 회로를 제어하여 옵셋을 조절하는 옵셋 조절 회로를 포함하되,상기 옵셋 조절 회로는 상기 활성화 제어 신호가 활성화된 경우 상기 옵셋 제어 신호에 따라 상기 옵셋을 조절하고,상기 입력 회로는 입력 트랜지스터를 포함하고, 상기 옵셋 조절 회로는 상기 입력 트랜지스터에 병렬 연결되는 다수의 트랜지스터 어레이를 포함하며,상기 다수의 트랜지스터 어레이 각각은 상기 입력 신호에 따라 제어되는 트랜지스터와 상기 활성화 제어 신호 및 상기 옵셋 제어 신호에 따라 제어되는 트랜지스터가 직렬 연결되는 증폭기
|
2 |
2
삭제
|
3 |
3
청구항 1에 있어서, 상기 옵셋 제어 신호와 상기 활성화 제어 신호를 논리 연산하여 상기 다수의 트랜지스터 어레이를 제어하는 다수의 논리 회로를 더 포함하는 증폭기
|
4 |
4
차동 신호인 제 1 입력 신호와 제 2 입력 신호를 인가받는 입력 회로를 포함하고 상기 제 1 입력 신호와 제 2 입력 신호의 차이를 증폭한 차동 출력 신호를 출력하는 증폭 회로; 및활성화 제어 신호와 제 1 옵셋 제어 신호에 따라 상기 입력 회로를 제어하여 옵셋을 조절하는 제 1 옵셋 조절 회로를 포함하되,상기 제 1 옵셋 조절 회로는 상기 활성화 제어 신호가 활성화된 경우 상기 제 1 옵셋 제어 신호에 따라 상기 옵셋을 조절하고,상기 입력 회로는 제 1 입력 신호를 수신하는 제 1 입력 트랜지스터와 제 2 입력 신호를 수신하는 제 2 입력 트랜지스터를 포함하고, 상기 제 1 옵셋 조절 회로는 상기 제 1 입력 트랜지스터에 병렬 연결되는 다수의 제 1 트랜지스터 어레이를 포함하며,상기 다수의 제 1 트랜지스터 어레이 각각은 상기 활성화 제어 신호 및 상기 제 1 옵셋 제어 신호에 따라 제어되는 제 11 트랜지스터와 상기 제 1 입력 신호에 따라 제어되는 제 12 트랜지스터가 직렬 연결되는 증폭기
|
5 |
5
삭제
|
6 |
6
청구항 4에 있어서, 상기 제 1 옵셋 제어 신호와 상기 활성화 제어 신호를 논리 연산하여 상기 다수의 제1 트랜지스터 어레이를 제어하는 다수의 논리 회로를 더 포함하는 증폭기
|
7 |
7
청구항 4에 있어서, 상기 활성화 제어 신호와 제 2 옵셋 제어 신호에 따라 상기 입력 회로를 제어하여 옵셋을 조절하는 제 2 옵셋 조절 회로를 더 포함하되,상기 제 2 옵셋 조절 회로는 상기 제 2 입력 트랜지스터에 병렬 연결되는 다수의 제 2 트랜지스터 어레이를 포함하고,상기 다수의 제 2 트랜지스터 어레이 각각은 상기 활성화 제어 신호 및 상기 제 2 옵셋 제어 신호에 따라 제어되는 제 21 트랜지스터와 상기 제 2 입력 신호에 따라 제어되는 제 22 트랜지스터가 직렬 연결되는 증폭기
|
8 |
8
청구항 7에 있어서, 상기 제 2 옵셋 제어 신호와 상기 활성화 제어 신호를 논리 연산하여 상기 다수의 제 2 트랜지스터 어레이를 제어하는 다수의 논리 회로를 더 포함하는 증폭기
|
9 |
9
매질에 소스 신호를 출력하는 신호 출력 회로;상기 매질을 통과한 소스 신호를 수신하는 신호 수신 회로;옵셋 제어 신호에 따라 상기 신호 출력 회로에서 출력되는 신호로부터 옵셋을 제거하여 출력하는 옵셋 제거 회로;상기 옵셋 제거 회로의 출력으로부터 생성된 신호를 디지털로 변환하는 아날로그 디지털 변환기; 및상기 신호 출력 회로와 상기 옵셋 제거 회로를 제어하여 상기 옵셋 제어 신호를 출력하는 제어 회로를 포함하되,상기 제어 회로는 제 1 활성화 제어 신호에 따라 상기 신호 출력 회로의 활성화 여부를 제어하고, 제 2 활성화 제어 신호에 따라 상기 옵셋 제거 회로의 활성화 여부를 제어하고,상기 제어 회로는 상기 신호 출력 회로가 동작하는 도중에 상기 옵셋 제거 회로가 동작하도록 상기 제 1 활성화 제어 신호와 상기 제 2 활성화 제어 신호를 출력하는 타이밍 제어기를 포함하는 센서
|
10 |
10
청구항 9에 있어서, 상기 신호 출력 회로는 광원과 상기 광원을 제어하는 구동 회로를 포함하고 상기 신호 수신 회로는 광 수신기와 상기 광 수신기의 출력을 전압 신호로 변환하는 변환 회로를 포함하는 센서
|
11 |
11
삭제
|
12 |
12
청구항 9에 있어서, 상기 타이밍 제어기는 상기 신호 출력 회로를 활성화하기 이전에 상기 옵셋 제거 회로를 먼저 활성화하도록 상기 제 1 활성화 제어 신호와 상기 제 2 활성화 제어 신호를 출력하고, 상기 아날로그 디지털 변환기는 상기 신호 출력 회로와 상기 옵셋 제거 회로가 모두 활성화된 상태에서 아날로그 디지털 변환 동작을 수행하는 센서
|
13 |
13
청구항 9에 있어서, 상기 타이밍 제어기는 상기 신호 출력 회로를 간헐적으로 활성화시키도록 상기 제 1 활성화 제어 신호를 출력하는 센서
|
14 |
14
청구항 9에 있어서, 상기 제어 회로는 일정한 범위에서 상기 옵셋 제어 신호를 조절하는 동안 상기 아날로그 디지털 변환기의 출력에 따라 상기 옵셋 제어 신호를 결정하는 옵셋 탐지기를 포함하는 센서
|
15 |
15
청구항 14에 있어서, 상기 제어 회로는 온도를 감지하는 온도 감지 회로를 더 포함하고, 상기 옵셋 탐지기는 감지된 온도에 따라 상기 옵셋 제어 신호를 갱신하는 센서
|
16 |
16
청구항 9에 있어서, 상기 제어 회로는 상기 옵셋 제어 신호를 저장하는 레지스터를 포함하는 센서
|
17 |
17
청구항 9에 있어서, 상기 옵셋 제거 회로는 입력 신호를 인가받는 입력 회로를 포함하고 상기 입력 신호를 증폭한 출력 신호를 출력하는 증폭 회로; 및상기 제 2 활성화 제어 신호 및 상기 옵셋 제어 신호에 따라 상기 입력 회로를 제어하여 옵셋을 조절하는 옵셋 조절 회로를 포함하되, 상기 옵셋 조절 회로는 상기 제 2 활성화 제어 신호가 활성화된 경우 상기 옵셋 제어 신호에 따라 상기 옵셋을 조절하는 센서
|
18 |
18
청구항 17에 있어서, 상기 입력 회로는 입력 트랜지스터를 포함하고, 상기 옵셋 조절 회로는 상기 입력 트랜지스터에 병렬 연결되는 다수의 트랜지스터 어레이를 포함하되,상기 다수의 트랜지스터 어레이 각각은 상기 입력 신호에 따라 제어되는 트랜지스터와 상기 제 2 활성화 제어 신호와 상기 옵셋 제어 신호에 따라 제어되는 트랜지스터가 직렬 연결되는 센서
|
19 |
19
청구항 9에 있어서, 상기 신호 수신 회로에서 출력되는 신호는 차동 신호이고, 상기 옵셋 제거 회로는 차동 신호인 제 1 입력 신호와 제 2 입력 신호를 인가받는 입력 회로를 포함하고 상기 제 1 입력 신호와 제 2 입력 신호의 차이를 증폭한 차동 출력 신호를 출력하는 증폭 회로; 및상기 제 2 활성화 제어 신호와 상기 옵셋 제어 신호에 포함되는 제 1 옵셋 제어 신호에 따라 상기 입력 회로를 제어하여 옵셋을 조절하는 제 1 옵셋 조절 회로를 포함하되,상기 제 1 옵셋 조절 회로는 상기 제 2 활성화 제어 신호가 활성화된 경우 상기 제 1 옵셋 제어 신호에 따라 상기 옵셋을 조절하는 센서
|
20 |
20
청구항 19에 있어서, 상기 입력 회로는 제 1 입력 신호를 수신하는 제 1 입력 트랜지스터와 제 2 입력 신호를 수신하는 제 2 입력 트랜지스터를 포함하고, 상기 제 1 옵셋 조절 회로는 상기 제 1 입력 트랜지스터에 병렬 연결되는 다수의 제 1 트랜지스터 어레이를 포함하되,상기 다수의 제 1 트랜지스터 어레이 각각은 상기 제 2 활성화 제어 신호와 상기 제 1 옵셋 제어 신호에 따라 제어되는 제 11 트랜지스터와 상기 제 1 입력 신호에 따라 제어되는 제 12 트랜지스터가 직렬 연결되는 센서
|
21 |
21
청구항 20에 있어서, 상기 옵셋 제어 신호에 포함되는 제 2 옵셋 제어 신호와 상기 제 2 활성화 제어 신호에 따라 상기 입력 회로를 제어하여 옵셋을 조절하는 제 2 옵셋 조절 회로를 더 포함하되,상기 제 2 옵셋 조절 회로는 상기 제 2 입력 트랜지스터에 병렬 연결되는 다수의 제 2 트랜지스터 어레이를 포함하고,상기 다수의 제 2 트랜지스터 어레이 각각은 상기 제 2 활성화 제어 신호 및 상기 제 2 옵셋 제어 신호에 따라 제어되는 제 21 트랜지스터와 상기 제 2 입력 신호에 따라 제어되는 제 22 트랜지스터가 직렬 연결되는 센서
|
22 |
22
청구항 9에 있어서, 상기 옵셋 제거 회로의 출력을 증폭하는 증폭기 또는 상기 옵셋 제거 회로의 출력을 필터링하는 필터를 더 포함하되, 상기 증폭기 또는 상기 필터의 출력이 상기 아날로그 디지털 변환기에 입력되는 센서
|
23 |
23
청구항 9에 있어서, 상기 아날로그 디지털 변환기의 출력을 처리하는 디지털 신호 처리 회로를 더 포함하는 센서
|