1 |
1
연산 증폭기;상기 연산 증폭기의 반전 입력 단자와 상기 연산 증폭기의 비반전 출력 단자 사이에 접속된 제 1 저항 및 제 1 커패시터;상기 연산 증폭기의 반전 입력 단자와 상기 연산 증폭기의 반전 출력 단자 사이에 접속된 제 2 저항 및 제 2 커패시터; 및 상기 연산 증폭기의 반전 입력 단자와 반전 출력 단자 사이에 접속된 보상 저항을 포함하고,상기 보상 저항은 상기 제 2 저항 및 상기 제 2 커패시터와 병렬로 접속되는 것을 특징으로 하는 단일 연산 증폭 공진기
|
2 |
2
제1항에 있어서,상기 제 1 저항 및 상기 제 1 커패시터는 병렬로 접속되는 것을 특징으로 하는 단일 연산 증폭 공진기
|
3 |
3
제1항에 있어서,상기 제 2 저항 및 상기 제 2 커패시터는 직렬로 접속되는 것을 특징으로 하는 단일 연산 증폭 공진기
|
4 |
4
입력 및 피드백 신호를 수신하고 출력을 생성하는 가산 회로;상기 가산 회로의 출력을 수신하고 출력을 생성하는 단일 연산 증폭 공진기;상기 단일 연산 증폭 공진기의 출력을 수신하고 디지털 출력을 생성하는 양자화기; 및상기 양자화기의 출력을 수신하고 상기 피드백 신호를 생성하는 디지털 아날로그 컨버터를 포함하고,상기 단일 연산 증폭 공진기는 제1항 내지 제3항 중 어느 한 항에 따른 단일 연산 증폭 공진기인 것을 특징으로 하는 대역 통과 델타 시그마 변조기
|
5 |
5
제4항에 있어서,상기 대역 통과 델타 시그마 변조기는 광대역 응답을 갖는 것을 특징으로 하는 대역 통과 델타 시그마 변조기
|
6 |
6
입력 및 피드백 신호를 수신하고 출력을 생성하는 제 1 가산 회로;상기 제 1 가산 회로의 출력을 수신하고 출력을 생성하는 제 1 단일 연산 증폭 공진기;상기 제 1 단일 연산 증폭 공진기의 출력을 수신하고 출력을 생성하는 제 2 단일 연산 증폭 공진기;상기 제 1 단일 연산 증폭 공진기의 출력 및 상기 제 2 단일 연산 증폭 공진기의 출력을 수신하여 출력을 생성하는 제 2 가산 회로;상기 제 2 가산 회로의 출력을 수신하고 디지털 출력을 생성하는 양자화기; 및상기 양자화기의 출력을 수신하고 상기 피드백 신호를 생성하는 디지털 아날로그 컨버터를 포함하고,상기 제 1 및 제 2 단일 연산 증폭 공진기는 제1항 내지 제3항 중 어느 한 항에 따른 단일 연산 증폭 공진기인 것을 특징으로 하는 대역 통과 델타 시그마 변조기
|
7 |
7
제6항에 있어서,상기 제 1 단일 연산 증폭 공진기와 상기 제 2 가산 회로 사이에 접속된 제 1 게인 스테이지; 및상기 제 2 단일 연산 증폭 공진기와 상기 제 2 가산 회로 사이에 접속된 제 2 게인 스테이지를 더 포함하는 것을 특징으로 하는 대역 통과 델타 시그마 변조기
|
8 |
8
변환기; 및대역 통과 델타 시그마 변조기를 갖는 수신 장치를 포함하고,상기 대역 통과 델타 시그마 변조기는 제6항에 따른 대역 통과 델타 시그마 변조기인 것을 특징으로 하는 펜슬 프로브 장치
|
9 |
9
제8항에 있어서,상기 수신 장치는,신호를 수신하는 안테나;상기 안테나로부터 신호를 수신하여 상기 대역 통과 델타 시그마 변조기로 전송하는 저잡음 증폭기; 및상기 대역 통과 델타 시그마 변조기에서 변환된 디지털 신호를 수신하고 출력을 생성하는 디지털 신호 회로를 더 포함하는 것을 특징으로 하는 펜슬 프로브 장치
|
10 |
10
변환기; 및수신 장치를 포함하는 펜슬 프로브 장치에 있어서,상기 수신 장치는,신호를 수신하는 안테나;상기 안테나로부터 신호를 수신하여 증폭시키는 저잡음 증폭기;상기 저잡음 증폭기에서 증폭된 신호를 입력 받아 디지털 신호로 변환하는 대역 통과 델타 시그마 변조기; 및상기 대역 통과 델타 시그마 변조기에서 변환된 디지털 신호를 수신하고 출력을 생성하는 디지털 신호 회로를 포함하고,상기 대역 통과 델타 시그마 변조기는, 하나 이상의 단일 연산 증폭 공진기를 포함하고,상기 하나 이상의 단일 연산 증폭 공진기 각각은, 연산 증폭기;상기 연산 증폭기의 반전 입력 단자와 상기 연산 증폭기의 비반전 출력 단자 사이에 접속된 제 1 저항 및 제 1 커패시터;상기 연산 증폭기의 반전 입력 단자와 상기 연산 증폭기의 반전 출력 단자 사이에 접속된 제 2 저항 및 제 2 커패시터; 및 상기 연산 증폭기의 반전 입력 단자와 반전 출력 단자 사이에 접속된 보상 저항을 포함하고,상기 보상 저항은 상기 제 2 저항 및 상기 제 2 커패시터와 병렬로 접속되는 것을 특징으로 하는 펜슬 프로브 장치
|
11 |
11
제10항에 있어서,상기 대역 통과 델타 시그마 변조기는,입력 및 피드백 신호를 수신하고 출력을 생성하는 가산 회로;상기 가산 회로의 출력을 수신하고 출력을 생성하는 상기 하나 이상의 단일 연산 증폭 공진기의 출력을 수신하고 디지털 출력을 생성하는 양자화기; 및상기 양자화기의 출력을 수신하고 상기 피드백 신호를 생성하는 디지털 아날로그 컨버터를 포함하는 것을 특징으로 하는 펜슬 프로브 장치
|
12 |
12
삭제
|
13 |
13
제10항에 있어서,상기 제 1 저항 및 상기 제 1 커패시터는 병렬로 접속되는 것을 특징으로 하는 펜슬 프로브 장치
|
14 |
14
제10항에 있어서,상기 제 2 저항 및 상기 제 2 커패시터는 직렬로 접속되는 것을 특징으로 하는 펜슬 프로브 장치
|
15 |
15
제10항에 있어서,상기 하나 이상의 단일 연산 증폭 공진기는 제 1 단일 연산 증폭 공진기 및 제 2 단일 연산 증폭 공진기를 포함하고,상기 대역 통과 델타 시그마 변조기는,입력 및 피드백 신호를 수신하고 출력을 생성하는 제 1 가산 회로;상기 제 1 단일 연산 증폭 공진기의 출력 및 상기 제 2 단일 연산 증폭 공진기의 출력을 수신하여 출력을 생성하는 제 2 가산 회로;상기 제 2 가산 회로의 출력을 수신하고 디지털 출력을 생성하는 양자화기; 및상기 양자화기의 출력을 수신하고 상기 피드백 신호를 생성하는 디지털 아날로그 컨버터를 포함하고, 상기 제 1 단일 연산 증폭 공진기는 상기 제 1 가산 회로의 출력을 수신하고 출력을 생성하고, 상기 제 2 단일 연산 증폭 공진기는 상기 제 1 단일 연산 증폭 공진기의 출력을 수신하고 출력을 생성하는 것을 특징으로 하는 펜슬 프로브 장치
|
16 |
16
제15항에 있어서,상기 대역 통과 델타 시그마 변조기는,상기 제 1 단일 연산 증폭 공진기와 상기 제 2 가산 회로 사이에 접속된 제 1 게인 스테이지; 및상기 제 2 단일 연산 증폭 공진기와 상기 제 2 가산 회로 사이에 접속된 제 2 게인 스테이지를 더 포함하는 것을 특징으로 하는 펜슬 프로브 장치
|
17 |
17
삭제
|
18 |
18
삭제
|
19 |
19
삭제
|