1 |
1
인가 전압을 수신하여 동작 모드에 따른 출력 전압을 출력하는 벅-부스트(Buck-Boost) 모드 구동회로;상기 벅-부스트 모드 구동 회로의 출력을 센싱하여 상기 동작 모드를 결정하는 모드 제어부; 및상기 모드 제어부로부터 상기 동작 모드를 결정하는 모드 결정 신호를 수신하여 상기 벅-부스트 모드 구동회로에 포함된 스위치를 제어하는 스위칭 제어부를 포함하고,상기 모드 제어부는,상기 벅-부스트 구동회로의 출력에 따라 디지털 신호로 상기 모드 결정 신호를 생성하는 델타 시그마 모듈레이터(Delta-Sigma Modulator)를 포함하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
2 |
2
청구항 1에서,상기 벅-부스트 모드 구동회로는,상기 동작 모드에 따라 상기 출력 전압이 변경되도록 스위칭되는 복수의 스위치를 포함하는, 벅-부스트 컨버터
|
3 |
3
청구항 1에서,상기 벅-부스트 모드 구동회로는,일단이 상기 인가 전압을 인가받고 타단이 인덕터와 연결되는 제1 스위치;일단이 상기 인덕터와 연결되고, 타단이 제1 접점과 연결되는 제4 스위치;일단이 상기 제1 스위치와 상기 인덕터 사이의 접점에 연결되고, 타단이 접지와 연결되는 제2 스위치;일단이 상기 인덕터와 상기 제4 스위치 사이의 접점에 연결되고, 타단이 접지와 연결되는 제3 스위치;일단이 접지되고, 타단이 상기 제1 접점과 연결되어 상기 출력 전압이 인가되는 로드 저항; 및상기 출력 저항과 병렬로 연결되는 커패시터를 포함하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
4 |
4
청구항 2에서,상기 모드 제어부는,상기 벅-부스트 모드 구동회로의 출력 전압을 감지하여, 피드백 전압을 출력하는 출력 센싱부를 포함하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
5 |
5
청구항 4에서,상기 피드백 전압은, 상기 출력 전압에 미리 설정된 이득을 곱하여 결정되는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
6 |
6
청구항 4에서,상기 델타 시그마 모듈레이터는,상기 피드백 전압에 기초하여, 상기 복수의 스위치의 ON/OFF 시간을 조절하는 디지털 신호를 생성하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
7 |
7
청구항 6에서,상기 델타 시그마 모듈레이터는,상기 디지털 신호를 1비트 또는 1
|
8 |
8
청구항 3에서,상기 델타 시그마 모듈레이터는,상기 인덕터 또는 상기 로드 저항에 흐르는 전류를 감지하여 차수와 샘플링 주파수가 가변적으로 조절되는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
9 |
9
청구항 6에서,상기 모드 제어부는,기준 전압에 기초하여 상기 피드백 전압을 보상하여 상기 델타 시그마 모듈레이터의 입력으로 전달하는 보상기(compensator)를 포함하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
10 |
10
청구항 9에서,상기 보상기는,불연속 전도 모드(DCM)에 대한 보상과 연속 전도 모드(CCM)에 대한 보상을 각각 독립적인 회로로 수행하는 듀얼 모드 보상기(dual mode compensator)인, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
11 |
11
청구항 6에서, 상기 디지털 신호가 1비트 디지털 신호인 경우,상기 모드 제어부는, 상기 1비트 디지털 신호를 수신하여 2진 코드(binary code)로 상기 모드 결정 신호를 출력하는 듀오-바이너리 인코더(duo-binary encoder)를 더 포함하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
12 |
12
청구항 11에서,상기 듀오-바이너리 인코더는,상기 1비트 디지털 신호와 상기 1비트 디지털 신호를 한 클록 지연시킨 지연 신호를 더하여 00, 01, 10, 11 중 하나를 지시하는 2진 코드를 생성하고, 생성된 2진 코드에 기반하여 상기 모드 결정 신호로 출력하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
13 |
13
청구항 12에서,상기 듀오-바이너리 인코더는,상기 1비트 디지털 신호와 상기 지연 신호를 'AND'연산하여 벅 모드를 구동하는 신호를 출력하는 AND 게이트; 및상기 1비트 디지털 신호와 상기 지연 신호를 'NOR' 연산하여 부스트 모드를 구동하는 신호를 출력하는 NOR 게이트를 포함하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
14 |
14
청구항 12에서,상기 스위칭 제어부는,상기 2진 코드가 11이면, 상기 벅-부스트 구동회로가 벅 모드로 동작하도록 상기 복수의 스위치를 제어하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
15 |
15
청구항 12에서,상기 스위칭 제어부는,상기 2진 코드가 10 또는 01이면,상기 벅-부스트 구동회로가 동작중인 벅-부스트 모드를 유지하도록 상기 복수의 스위치를 제어하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
16 |
16
청구항 12에서,상기 스위칭 제어부는,상기 2진 코드가 00이면, 상기 벅-부스트 구동회로가 부스트 모드로 동작하도록 상기 복수의 스위치를 제어하는, 델타 시그마 모듈레이터를 이용한 벅-부스트 컨버터
|
17 |
17
인가 전압을 수신하여 동작 모드에 따른 출력 전압을 출력하는 벅-부스트 모드(buck-boost mode) 구동회로를 제어하는 모드 제어 회로에서,상기 벅-부스트 모드 구동회로의 출력 전압을 감지하여, 피드백 전압을 출력하는 출력 센싱부;기준 전압에 기초하여 상기 피드백 전압을 보상하여 출력하는 보상기(compensator); 및상기 보상기의 출력 신호에 기초하여 상기 동작 모드를 결정하는 디지털 신호를 생성하는 델타 시그마 모듈레이터를 포함하는, 벅-부스트 모드 구동회로에 대한 모드 제어 회로
|
18 |
18
청구항 17에서,상기 델타 시그마 모듈레이터는,상기 디지털 신호를 1비트 또는 1
|
19 |
19
청구항 18에서,상기 모드 제어 회로는,상기 디지털 신호가 1비트 디지털 신호인 경우, 상기 1비트 디지털 신호를 수신하여 2진 코드(binary code)로 출력하는 듀오-바이너리 인코더(duo-binary encoder)를 더 포함하는, 벅-부스트 모드 구동회로에 대한 모드 제어 회로
|
20 |
20
청구항 19에서,상기 듀오-바이너리 인코더는,상기 1비트 디지털 신호와 상기 1비트 디지털 신호를 한 클록 지연시킨 지연 신호를 더하여 00, 01, 10, 11 중 하나를 지시하는 2진 코드를 생성하는, 벅-부스트 모드 구동회로에 대한 모드 제어 회로
|