맞춤기술찾기

이전대상기술

플립플롭 및 그 구동 방법

  • 기술번호 : KST2019023148
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명의 플립플롭은, 부스팅 커패시터를 포함하고, 이전 출력 신호에 대응하여 상기 부스팅 커패시터를 미리 충전시키고, 상기 이전 출력 신호 및 현재 입력 신호의 레벨이 서로 다른 경우 상기 부스팅 커패시터와 연결된 노드를 부스팅시키는 조건형 부스팅부(conditional boosting stage); 클록 신호의 천이에 대응하여 펄스 신호를 생성하는 펄스 생성부(pulse generator); 및 상기 펄스 신호에 대응하여 상기 현재 입력 신호를 현재 출력 신호로 래칭하는 래치부(latch)를 포함한다.
Int. CL H03K 3/356 (2006.01.01) H03K 3/012 (2006.01.01)
CPC H03K 3/356104(2013.01) H03K 3/356104(2013.01)
출원번호/일자 1020170076941 (2017.06.16)
출원인 성균관대학교산학협력단
등록번호/일자 10-1879830-0000 (2018.07.12)
공개번호/일자
공고번호/일자 (20180719) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.06.16)
심사청구항수 13

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 성균관대학교산학협력단 대한민국 경기도 수원시 장안구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 공배선 대한민국 경기도 수원시 장안구
2 박지훈 대한민국 경기도 수원시 장안구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 홍성욱 대한민국 서울특별시 강남구 역삼로 ***(역삼동) 동아빌딩 *층(주식회사에스와이피)
2 심경식 대한민국 서울시 강남구 역삼로 *** 동아빌딩 *층(에스와이피특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 성균관대학교산학협력단 경기도 수원시 장안구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.06.16 수리 (Accepted) 1-1-2017-0580096-00
2 등록결정서
Decision to grant
2018.06.19 발송처리완료 (Completion of Transmission) 9-5-2018-0412175-49
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
부스팅 커패시터를 포함하고, 이전 출력 신호에 대응하여 상기 부스팅 커패시터를 미리 충전시키고, 상기 이전 출력 신호 및 현재 입력 신호의 레벨이 서로 다른 경우 상기 부스팅 커패시터와 연결된 노드를 부스팅시키는 조건형 부스팅부(conditional boosting stage);클록 신호의 천이에 대응하여 펄스 신호를 생성하는 펄스 생성부(pulse generator); 및상기 펄스 신호에 대응하여 상기 현재 입력 신호를 현재 출력 신호로 래칭하는 래치부(latch)를 포함하는플립플롭
2 2
제1 항에 있어서,상기 조건형 부스팅부는게이트 단자에 상기 이전 출력 신호가 인가되고, 일단이 상기 부스팅 커패시터의 일단에 연결되는 제1 트랜지스터;게이트 단자에 반전 이전 출력 신호가 인가되고, 일단이 상기 부스팅 커패시터의 타단에 연결되는 제2 트랜지스터;게이트 단자가 상기 부스팅 커패시터의 일단에 연결되고, 일단이 제1 전원 전압에 연결되고, 타단이 상기 부스팅 커패시터의 타단에 연결되는 제3 트랜지스터; 및게이트 단자가 상기 부스팅 커패시터의 타단에 연결되고, 일단이 상기 제1 전원 전압에 연결되고, 타단이 상기 부스팅 커패시터의 일단에 연결되는 제4 트랜지스터를 더 포함하는,플립플롭
3 3
제2 항에 있어서,상기 조건형 부스팅부는게이트 단자에 상기 현재 입력 신호가 인가되고, 일단이 상기 부스팅 커패시터의 일단에 연결되는 제5 트랜지스터; 및게이트 단자에 반전 현재 입력 신호가 인가되고, 일단이 상기 부스팅 커패시터의 타단에 연결되는 제6 트랜지스터를 더 포함하는,플립플롭
4 4
제3 항에 있어서,상기 조건형 부스팅부는게이트 단자에 클록 신호가 인가되고, 일단이 상기 제1 트랜지스터의 타단에 연결되고, 타단이 제2 전원 전압에 연결되는 제7 트랜지스터; 및게이트 단자에 상기 펄스 신호가 인가되고, 일단이 상기 제5 트랜지스터의 타단에 연결되고, 타단이 상기 제1 전원 전압에 연결되는 제8 트랜지스터를 더 포함하는,플립플롭
5 5
제4 항에 있어서,상기 조건형 부스팅부는게이트 단자에 상기 현재 입력 신호가 인가되고, 일단이 상기 부스팅 커패시터의 타단에 연결되는 제9 트랜지스터;게이트 단자에 상기 펄스 신호가 인가되고, 일단이 상기 제9 트랜지스터의 타단에 연결되는 제10 트랜지스터;게이트 단자에 상기 클록 신호가 인가되고, 일단이 상기 제10 트랜지스터의 타단에 연결되고, 타단이 상기 제2 전원 전압에 연결되는 제11 트랜지스터;일단이 상기 제10 트랜지스터의 타단에 연결되고, 타단이 상기 제2 전원 전압에 연결되는 제12 트랜지스터; 및일단이 상기 제10 트랜지스터의 타단에 연결되고, 타단이 상기 제12 트랜지스터의 게이트 단자에 연결되는 제1 인버터를 더 포함하는,플립플롭
6 6
제5 항에 있어서,상기 조건형 부스팅부는게이트 단자에 상기 반전 현재 입력 신호가 인가되고, 일단이 상기 부스팅 커패시터의 일단에 연결되는 제13 트랜지스터;게이트 단자에 상기 펄스 신호가 인가되고, 일단이 상기 제13 트랜지스터의 타단에 연결되는 제14 트랜지스터;게이트 단자에 상기 클록 신호가 인가되고, 일단이 상기 제14 트랜지스터의 타단에 연결되고, 타단이 상기 제2 전원 전압에 연결되는 제15 트랜지스터;일단이 상기 제14 트랜지스터의 타단에 연결되고, 타단이 상기 제2 전원 전압에 연결되는 제16 트랜지스터; 및일단이 상기 제14 트랜지스터의 타단에 연결되고, 타단이 상기 제16 트랜지스터의 게이트 단자에 연결되는 제2 인버터를 더 포함하는,플립플롭
7 7
제6 항에 있어서,상기 래치부는게이트 단자가 상기 제10 트랜지스터의 타단에 연결되고, 일단이 상기 제2 전원 전압에 연결되는 제17 트랜지스터;게이트 단자가 상기 제16 트랜지스터의 게이트 단자에 연결되고, 일단이 상기 제17 트랜지스터의 타단에 연결되고, 타단이 상기 제1 전원 전압에 연결되는 제18 트랜지스터;게이트 단자가 상기 제14 트랜지스터의 타단에 연결되고, 일단이 상기 제2 전원 전압에 연결되는 제19 트랜지스터; 및게이트 단자가 상기 제12 트랜지스터의 게이트 단자에 연결되고, 일단이 상기 제19 트랜지스터의 타단에 연결되고, 타단이 상기 제1 전원 전압에 연결되는 제20 트랜지스터를 포함하는,플립플롭
8 8
제7 항에 있어서,상기 래치부는게이트 단자가 상기 제16 트랜지스터의 게이트 단자에 연결되고, 일단이 상기 제2 전원 전압에 연결되는 제21 트랜지스터;게이트 단자가 상기 제19 트랜지스터의 타단에 연결되고, 일단이 상기 제21 트랜지스터의 타단에 연결되고, 타단이 상기 제17 트랜지스터의 타단에 연결되는 제22 트랜지스터;게이트 단자가 상기 제19 트랜지스터의 타단에 연결되고, 일단이 상기 제22 트랜지스터의 타단에 연결되는 제23 트랜지스터; 및게이트 단자가 상기 제10 트랜지스터의 타단에 연결되고, 일단이 상기 제23 트랜지스터의 타단에 연결되고, 타단이 상기 제1 전원 전압에 연결되는 제24 트랜지스터를 더 포함하는,플립플롭
9 9
제8 항에 있어서,상기 래치부는게이트 단자가 상기 제12 트랜지스터의 게이트 단자에 연결되고, 일단이 상기 제2 전원 전압에 연결되는 제25 트랜지스터;게이트 단자가 상기 제17 트랜지스터의 타단에 연결되고, 일단이 상기 제25 트랜지스터의 타단에 연결되고, 타단이 상기 제19 트랜지스터의 타단에 연결되는 제26 트랜지스터;게이트 단자가 상기 제17 트랜지스터의 타단에 연결되고, 일단이 상기 제19 트랜지스터의 타단에 연결되는 제27 트랜지스터; 및게이트 단자가 상기 제14 트랜지스터의 타단에 연결되고, 일단이 상기 제27 트랜지스터의 타단에 연결되고, 타단이 상기 제1 전원 전압에 연결되는 제28 트랜지스터를 더 포함하는,플립플롭
10 10
제6 항에 있어서,상기 펄스 생성부는일단에 상기 클록 신호를 인가받는 제3 인버터;일단이 상기 제3 인버터의 타단에 연결되는 제4 인버터;일단이 상기 제4 인버터의 타단에 연결되는 제5 인버터;게이트 단자가 상기 제5 인버터의 타단에 연결되고, 일단이 상기 제2 전원 전압에 연결되는 제29 트랜지스터; 및일단이 상기 제29 트랜지스터의 타단에 연결되고, 타단을 통해 상기 펄스 신호를 출력하는 제6 인버터를 포함하는,플립플롭
11 11
제10 항에 있어서,상기 펄스 생성부는게이트 단자가 상기 제5 인버터의 타단에 연결되고, 일단이 상기 제3 인버터의 타단에 연결되고, 타단이 상기 제6 인버터의 일단에 연결되는 제30 트랜지스터; 및게이트 단자가 상기 제4 인버터의 타단에 연결되고, 일단이 상기 제3 인버터의 타단에 연결되고, 타단이 상기 제6 인버터의 일단에 연결되는 제31 트랜지스터를 더 포함하는,플립플롭
12 12
이전 출력 신호에 대응하여 부스팅 커패시터를 미리 충전시키는 단계;상기 이전 출력 신호 및 현재 입력 신호의 레벨이 서로 다른 경우 상기 부스팅 커패시터와 연결되는 노드를 부스팅시키는 단계;클록 신호의 천이에 대응하여 펄스 신호를 생성하는 단계; 및상기 펄스 신호에 대응하여 상기 현재 입력 신호를 현재 출력 신호로 래칭하는 단계를 포함하는플립플롭의 구동 방법
13 13
제12 항에 있어서,상기 이전 출력 신호 및 상기 현재 입력 신호의 레벨이 서로 같은 경우 상기 부스팅 커패시터와 연결되는 노드를 부스팅시키지 않는,플립플롭의 구동 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US10243567 US 미국 FAMILY
2 US20180367148 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US10243567 US 미국 DOCDBFAMILY
2 US2018367148 US 미국 DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 전자부품연구원 전자정보디바이스산업원천기술개발 Processing in Memory 반도체 아키텍처 및 데이터 집약적 응용처리를 위한 병렬처리 기술 개발
2 교육부 성균관대학교 산학협력단 이공학개인기초연구지원 의료용 웨어러블 SoC의 에너지 효율성 및 신뢰성 확보를 위한 추적형 문턱전압 근접동작 설계기술