맞춤기술찾기

이전대상기술

피드-포워드 델타-시그마 변조기

  • 기술번호 : KST2019025665
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 델타-시그마 변조기에 관한 것으로, 양자화 노이즈를 적분하는 제 1 적분기, 상기 제 1 적분기의 출력신호를 제 2 적분기로 전달하며, 소정의 전달함수를 가지는 아날로그 신호처리 블록, 상기 아날로그 신호처리 블록의 출력신호를 적분하는 제 2 적분기, 입력신호의 피드포워드 신호 및 상기 제 2 적분기의 출력신호를 합산하는 덧셈기, 및 상기 덧셈기의 출력신호를 양자화하는 양자화기를 포함하고, 상기 아날로그 신호처리 블록은, 상기 제 1 적분기와 상기 덧셈기 사이의 피드포워드 경로를 대신하는 것을 특징으로 함으로써, 기존 피드-포워드 구조의 장점을 그대로 유지하면서 변조기의 면적과 전력을 줄일 수 있다.
Int. CL H03M 3/00 (2006.01.01)
CPC H03M 3/32(2013.01) H03M 3/32(2013.01) H03M 3/32(2013.01) H03M 3/32(2013.01)
출원번호/일자 1020170085723 (2017.07.06)
출원인 서강대학교산학협력단
등록번호/일자 10-1961363-0000 (2019.03.18)
공개번호/일자 10-2019-0005297 (2019.01.16) 문서열기
공고번호/일자 (20190322) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.07.06)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서강대학교산학협력단 대한민국 서울특별시 마포구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 안길초 대한민국 서울특별시 강남구
2 곽용식 대한민국 경기도 부천시 조마루로 **, ***

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인충현 대한민국 서울특별시 서초구 동산로 **, *층(양재동, 베델회관)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 서강대학교산학협력단 서울특별시 마포구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.07.06 수리 (Accepted) 1-1-2017-0646423-63
2 선행기술조사의뢰서
Request for Prior Art Search
2018.03.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2018.06.08 수리 (Accepted) 9-1-2018-0027332-08
4 의견제출통지서
Notification of reason for refusal
2018.06.10 발송처리완료 (Completion of Transmission) 9-5-2018-0391624-11
5 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2018.08.09 수리 (Accepted) 1-1-2018-0786513-58
6 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2018.09.06 수리 (Accepted) 1-1-2018-0885320-98
7 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2018.10.08 수리 (Accepted) 1-1-2018-0988908-61
8 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2018.11.09 수리 (Accepted) 1-1-2018-1114857-44
9 지정기간연장 관련 안내서
Notification for Extension of Designated Period
2018.11.12 발송처리완료 (Completion of Transmission) 1-5-2018-0176543-14
10 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2018.12.10 수리 (Accepted) 1-1-2018-1232073-01
11 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2018.12.10 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2018-1232072-55
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.01.22 수리 (Accepted) 4-1-2019-5014626-89
13 등록결정서
Decision to grant
2019.02.28 발송처리완료 (Completion of Transmission) 9-5-2019-0152730-93
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
양자화 노이즈를 적분하는 제 1 적분기;상기 제 1 적분기의 출력신호를 제 2 적분기로 전달하며, 소정의 전달함수를 가지는 아날로그 신호처리 블록;상기 아날로그 신호처리 블록의 출력신호를 적분하는 제 2 적분기;입력신호의 피드포워드 신호 및 상기 제 2 적분기의 출력신호를 합산하는 덧셈기; 및상기 덧셈기의 출력신호를 양자화하는 양자화기를 포함하고,상기 아날로그 신호처리 블록은,상기 제 1 적분기와 상기 덧셈기 사이의 피드포워드 경로를 대신하는 것을 특징으로 하는 델타-시그마 변조기
2 2
제 1 항에 있어서,상기 제 1 적분기의 함수, 상기 아날로그 신호처리 블록의 전달함수, 및 상기 제 2 적분기의 함수는,상기 제 1 적분기와 상기 덧셈기 사이의 피드포워드 경로를 제거하기 위하여 상기 피드포워드 경로가 있다고 가정할 때의 루프 필터의 특성과 상기 피드포워드 경로를 대신하는 상기 아날로그 신호처리 블록이 존재할 때의 루프 필터의 특성이 동일하도록 구현되는 것을 특징으로 하는 델타-시그마 변조기
3 3
제 1 항에 있어서,상기 아날로그 신호처리 블록은,상기 제 1 적분기의 출력신호를 증폭하는 증폭블록;상기 제 1 적분기의 출력신호를 지연시키기 위한 샘플링블록; 및상기 증폭블록의 출력신호 및 상기 샘플링블록의 출력신호를 합산하는 덧셈기를 포함하는 것을 특징으로 하는 델타-시그마 변조기
4 4
제 1 항에 있어서,상기 아날로그 신호처리 블록은,스위치드 커패시터로 구현되는 것을 특징으로 하는 델타-시그마 변조기
5 5
제 4 항에 있어서,상기 아날로그 신호처리 블록은,상기 제 2 적분기의 입력에 연결되는 2 개의 샘플링 커패시터를 포함하고,하나의 샘플링 커패시터는 상기 제 1 적분기의 출력신호와 항상 연결되며, 다른 하나의 샘플링 커패시터는 상기 제 1 적분기의 출력신호와 제 1 위상시 연결되고, 상기 제 1 위상과 교번하는 제 2 위상시 리셋되며, 상기 제 1 위상시 상기 2 개의 샘플링 커패시터에 샘플링된 신호가 상기 제 2 적분기로 인가되는 것을 특징으로 하는 델타-시그마 변조기
6 6
제 1 항 내지 제 5 항 중 어느 한 항의 델타-시그마 변조기를 포함하는 무선 디바이스
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 미래창조과학부 서강대학교 산학협력단 대학ICT연구센터육성지원사업 현장진료를 위한 IT융합 휴대용 초음파 영상 시스템 개발