맞춤기술찾기

이전대상기술

재구성 가능한 전계 효과 트랜지스터 및 재구성 가능한 전계 효과 트랜지스터의 제조 방법

  • 기술번호 : KST2019027235
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 재구성 가능한 전계 효과 트랜지스터 및 재구성 가능한 전계 효과 트랜지스터의 제조 방법에 관한 것으로, 본원의 일 실시예에 따른 재구성 가능한 전계 효과 트랜지스터는 함몰부 가지는 반도체 기판, 상기 반도체 기판의 상면에 형성된 소스 및 드레인, 상기 함몰부에 형성되고, 인가되는 전압에 따라 상기 반도체 기판의 전위 장벽을 조절하는 컨트롤 게이트 및 상기 함몰부 내의 상기 컨트롤 게이트의 상부에 형성되고, 인가되는 전압에 따라 상기 소스 및 드레인의 전기적 타입을 결정하고, 상기 소스 및 드레인의 쇼트키 장벽을 조절하는 프로그램 게이트를 포함할 수 있다.
Int. CL H01L 29/78 (2006.01.01) H01L 29/423 (2006.01.01) H01L 29/66 (2006.01.01)
CPC H01L 29/7841(2013.01) H01L 29/7841(2013.01) H01L 29/7841(2013.01)
출원번호/일자 1020170090488 (2017.07.17)
출원인 아주대학교산학협력단
등록번호/일자 10-1881068-0000 (2018.07.17)
공개번호/일자
공고번호/일자 (20180723) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.07.17)
심사청구항수 20

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 아주대학교산학협력단 대한민국 경기도 수원시 영통구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김상완 대한민국 경기도 수원시 영통구
2 구화영 대한민국 강원도 원주시 단구
3 이승현 대한민국 대전광역시 유성구 자운로**번길 ***, ***호(신봉동, 군
4 박정욱 대한민국 울산광역시 북구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유민규 대한민국 서울특별시 강남구 논현로 *** , *층 ***호 (역삼동, 여산빌딩)(온유특허법률사무소)
2 한선희 대한민국 서울시 강남구 논현로 *** 여산빌딩 *층 ***호(온유특허법률사무소)
3 박기갑 대한민국 서울특별시 강남구 논현로 ***(역삼동) 여산빌딩 *층 ***호(온유특허법률사무소)
4 안병규 대한민국 서울특별시 강남구 논현로 ***, 여산빌딩 *층 ***호(온유특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 아주대학교산학협력단 경기도 수원시 영통구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.07.17 수리 (Accepted) 1-1-2017-0683293-25
2 선행기술조사의뢰서
Request for Prior Art Search
2017.09.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2017.11.10 수리 (Accepted) 9-1-2017-0038874-44
4 의견제출통지서
Notification of reason for refusal
2018.06.18 발송처리완료 (Completion of Transmission) 9-5-2018-0406952-12
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2018.06.27 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2018-0629823-14
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2018.06.27 수리 (Accepted) 1-1-2018-0629822-68
7 등록결정서
Decision to grant
2018.07.16 발송처리완료 (Completion of Transmission) 9-5-2018-0479284-10
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
재구성 가능한 전계 효과 트랜지스터에 있어서,함몰부 가지는 반도체 기판;상기 반도체 기판의 상면에 형성된 소스 및 드레인;상기 함몰부에 배치되고, 인가되는 전압에 따라 상기 반도체 기판의 전위 장벽을 조절하는 컨트롤 게이트; 및상기 함몰부 내의 상기 컨트롤 게이트의 상부에 배치되고, 인가되는 전압에 따라 상기 소스 및 드레인의 전기적 타입을 결정하고, 상기 소스 및 드레인의 쇼트키 장벽을 조절하는 프로그램 게이트,를 포함하는 재구성 가능한 전계 효과 트랜지스터
2 2
제 1항에 있어서,상기 프로그램 게이트에 인가되는 전압의 음양에 따라 상기 소스 및 드레인이 n 타입 소스/드레인 또는 p 타입 소스/드레인 영역을 형성하고,상기 프로그램 게이트에 인가되는 전압의 세기에 따라 상기 쇼트키 장벽의 높이가 조절되는 것인, 재구성 가능한 전계 효과 트랜지스터
3 3
제 1항에 있어서,상기 컨트롤 게이트는,상기 컨트롤 게이트에 인가되는 전압의 세기에 따라, 상기 소스 및 드레인과 상기 반도체 기판 간의 채널 형성을 제어하고 소스-드레인간 전류 전도도를 제어하는 것인, 재구성 가능한 전계 효과 트랜지스터
4 4
제1항에 있어서,상기 반도체 기판은 실리콘 보다 밴드갭이 작은 물질인 실리콘 게르마늄, 게르마늄, 갈륨비소 중 어느 하나인 것인, 재구성 가능한 전계 효과 트랜지스터
5 5
제 1항에 있어서,상기 소스 및 드레인은,상기 반도체 기판의 함몰부가 형성되지 않은 상면에 서로 마주하여 위치하는 금속 전극이고,상기 금속 전극과 상기 반도체 기판 간의 금속/반도체 접합을 형성하여 쇼트키 장벽을 가지는 것인, 재구성 가능한 전계 효과 트랜지스터
6 6
제 5항에 있어서,상기 반도체 기판은 상기 금속 전극 하부의 소정의 두께를 가지는 제1영역 및 상기 제1영역을 제외한 제2영역을 포함하고,상기 제1영역에 포함된 물질은 상기 제2영역에 포함된 물질보다 밴드갭이 작은 것인, 재구성 가능한 전계 효과 트랜지스터
7 7
제 6항에 있어서,상기 제2영역은 실리콘을 포함하고, 상기 제1영역에 포함된 상기 물질은 실리콘 게르마늄, 게르마늄, 갈륨비소 중 어느 하나인 것인, 재구성 가능한 전계 효과 트랜지스터
8 8
제 1항에 있어서,상기 프로그램 게이트 및 상기 컨트롤 게이트 사이에 배치되는 게이트 절연막; 및상기 컨트롤 게이트와 상기 함몰부의 바닥면 사이에 배치되는 게이트 산화막을 더 포함하는 것인, 재구성 가능한 전계 효과 트랜지스터
9 9
제 1항에 있어서,상기 함몰부의 둘레 길이는 상기 전계 효과 트랜지스터의 유효 채널 길이인 것인, 재구성 가능한 전계 효과 트랜지스터
10 10
제 1항에 있어서,상기 프로그램 게이트와 상기 컨트롤 게이트는 서로 다른 일함수(work function)를 가지는 물질을 포함하는 것인, 재구성 가능한 전계 효과 트랜지스터
11 11
재구성 가능한 전계 효과 트랜지스터의 제조 방법에 있어서,반도체 기판에 함몰부를 형성하는 단계;상기 반도체 기판의 상면에 소스 및 드레인을 형성하는 단계;인가되는 전압에 따라 상기 반도체 기판의 전위 장벽을 조절하는 컨트롤 게이트를 상기 함몰부에 형성하는 단계; 및인가되는 전압에 따라 상기 소스 및 드레인의 전기적 타입을 결정하고, 상기 소스 및 드레인의 쇼트키 장벽을 조절하는 프로그램 게이트를 상기 함몰부 내의 상기 컨트롤 게이트 상부에 형성하는 단계;를 포함하는 재구성 가능한 전계 효과 트랜지스터의 제조 방법
12 12
제 11항에 있어서,상기 프로그램 게이트에 인가되는 전압의 음양에 따라 상기 소스 및 드레인이 n 타입 소스/ 드레인 또는 p타입 소스/드레인 영역으로 형성하고,상기 프로그램 게이트에 인가되는 전압의 세기에 따라 상기 쇼트키 장벽의 높이를 조절하는 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
13 13
제 11항에 있어서,상기 컨트롤 게이트는,상기 컨트롤 게이트에 인가되는 전압의 세기에 따라, 상기 소스 및 드레인과 상기 반도체 기판 간의 채널 형성을 제어하고 소스-드레인간 전류 전도도를 제어하는 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
14 14
제 11항에 있어서,상기 반도체 기판은 실리콘 보다 밴드갭이 작은 물질인 실리콘 게르마늄, 게르마늄, 갈륨비소 중 어느 하나인 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
15 15
제 11항에 있어서,상기 소스 및 드레인은,상기 반도체 기판의 함몰부가 형성되지 않은 상면에 서로 마주하여 위치하는 금속 전극이고,상기 금속 전극과 상기 반도체 기판 간의 금속/반도체 접합을 형성하여 쇼트키 장벽을 가지는 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
16 16
제 15항에 있어서,상기 반도체 기판은 상기 금속 전극 하부의 소정의 두께를 가지는 제1영역 및 상기 제1영역을 제외한 제2영역을 포함하고,상기 제1영역에 포함된 물질은 상기 제2영역에 포함된 물질보다 밴드갭이 작은 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
17 17
제 16항에 있어서,상기 제2영역은 실리콘을 포함하고, 상기 제1영역에 포함된 상기 물질은 실리콘 게르마늄, 게르마늄, 갈륨비소 중 어느 하나인 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
18 18
제 11항에 있어서,상기 컨트롤 게이트와 상기 함몰부의 바닥면 사이에 배치되는 게이트 산화막을 형성하는 단계; 및상기 프로그램 게이트 및 상기 컨트롤 게이트 사이에 배치되는 게이트 절연막을 형성하는 단계를 더 포함하는 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
19 19
제 11항에 있어서,상기 함몰부의 둘레 길이는 상기 전계 효과 트랜지스터의 유효 채널 길이인 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
20 20
제 11항에 있어서,상기 프로그램 게이트와 상기 컨트롤 게이트는 서로 다른 일함수(work function)를 가지는 물질을 포함하는 것인, 재구성 가능한 전계 효과 트랜지스터의 제조 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 교육부 아주대학교 산학협력단 이공학개인기초연구사업 Negative capacitance를 이용한 차세대 저전력/고성능 로직반도체 소자 개발