1 |
1
제1 공통 소스 증폭기와 제2 공통 게이트 증폭기 및 제1 부하저항을 포함하는 제1 캐스코드(cascode) 증폭기와, 상기 제1 캐스코드 증폭기의 출력 노드와 입력 노드에 연결된 제1 저항을 포함하는 제1 차동단 및제2 공통 소스 증폭기와 제2 공통 게이트 증폭기 및 제2 부하저항을 포함하는 제2 캐스코드(cascode) 증폭기와, 상기 제2 캐스코드 증폭기의 출력 노드와 입력 노드에 연결된 제2 저항을 포함하는 제2 차동단을 포함하며, 상기 제1 캐스코드 증폭기에 포함된 공통 소스 증폭기의 출력이 상기 제2 캐스코드 증폭기에 포함된 제2 공통 소스 증폭기의 입력으로 제공되어 상기 제1 차동단과 상기 제2 차동단에 서로 반전된 위상을 가지는 입력 신호가 제공되며,상기 제1 공통 소스 증폭기를 이루는 트랜지스터의 크기와 제1 공통 게이트 증폭기를 이루는 트랜지스터의 크기는 서로 같고,제2 공통 소스 증폭기를 이루는 트랜지스터의 크기와 제2 공통 게이트 증폭기를 이루는 트랜지스터의 크기는 서로 같은 차동 전달 임피던스 증폭기
|
2 |
2
제1항에 있어서,상기 차동 전달 임피던스 증폭기는, 입력 전류 신호를 제공받아 출력 전압 신호를 제공하되,상기 입력 전류 신호에 대한 상기 출력 전압 신호의 전달 임피던스 이득(trans impedance)는 상기 제1 저항의 저항값과 상기 제2 저항의 저항값에 의하여 결정되는 차동 전달 임피던스 증폭기
|
3 |
3
제1항에 있어서,상기 차동 전달 임피던스 증폭기는 커플링 커패시터(coupling capacitor)를 더 포함하며, 상기 커플링 커패시터는 상기 제1 공통 소스 증폭기의 출력 노드와 상기 제2 공통 소스 증폭기의 입력 노드를 전기적으로 연결하는 차동 전달 임피던스 증폭기
|
4 |
4
제1항에 있어서,상기 차동 전달 임피던스 증폭기는, 중 어느 한 노드와 기준 전위에 연결되어 상기 제1 공통 소스 증폭기의 상기 출력 노드 및 상기 제2 공통 소스 증폭기의 상기 출력 노드 중 어느 한 노드에 연결되어 상기 제1 공통 소스 증폭기의 상기 출력 노드 및 상기 제2 공통 소스 증폭기의 상기 출력 노드에서 보이는 기생 커패시터의 커패시턴스를 조절하는 보상 커패시터를 더 포함하는 차동 전달 임피던스 증폭기
|
5 |
5
제1항에 있어서,상기 차동 전달 임피던스 증폭기는,상기 제1 부하 저항과 상기 제1 공통 게이트 증폭기의 출력 사이에 연결된 제1 트랜스포머(transformer)와,상기 제2 부하 저항과 상기 제2 공통 게이트 증폭기의 출력 사이에 연결된 제2 트랜스포머를 더 포함하는 차동 전달 임피던스 증폭기
|
6 |
6
제1항에 있어서,상기 제1 공통 소스 증폭기와 상기 제2 공통 소스 증폭기의 이득은 모두 동일한 차동 전달 임피던스 증폭기
|
7 |
7
제1항에 있어서,제1 공통 소스 증폭기에 포함된 트랜지스터와 제2 공통 게이트 증폭기의 트랜지스터의 크기는 서로 동일하며,제3 공통 소스 증폭기에 포함된 트랜지스터와 제4 공통 게이트 증폭기의 트랜지스터의 크기는 서로 동일한 차동 전달 임피던스 증폭기
|