맞춤기술찾기

이전대상기술

기본 크기의 브릿지 커패시터를 가진 분리형 연속 근사 아날로그 디지털 변환기 및 이의 동작 방법

  • 기술번호 : KST2019028176
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 기본 크기의 브릿지 커패시터를 가진 분리형 연속 근사 아날로그 디지털 변환기 및 이의 동작 방법에 관한 것으로서, 아날로그 입력 전압 및 기준 전압을 수신하고 이에 응답하여 제1 및 제2 레벨 전압을 생성하는 아날로그 디지털 변환기, 상기 아날로그 디지털 변환기로부터 제1 및 제2 레벨 전압을 수신하고 이들의 크기를 비교하고, 논리 하이(logic high) 또는 논리 로우(logic low)의 비교 신호를 출력하는 비교기, 및 상기 비교기로부터 제공되는 비교 신호를 수신하고 이를 이용하여 디지털 비트들의 값을 결정하는 제어 로직을 포함하여, 연속되는 비트열에 대응하는 아날로그 신호를 디지털 신호로 변환하는 연속 근사 아날로그 디지털 변환기로서, 상기 비트열의 하위 비트를 결정하는 부분 및 상위 비트를 결정하는 부분을 브릿지 커패시터 및 브릿지 스위치를 통해 분리시키고 각각의 분리된 영역에서 하위 비트 및 상위 비트를 결정함으로써, 브릿지 커패시터를 기본적인 커패시터 사이즈(1C)로 만들어서 정확히 구현이 가능하며, 추가적인 보정 회로 없이 하위 비트에서의 정확도를 향상시킨다.
Int. CL H03M 1/38 (2006.01.01) H03M 1/46 (2006.01.01)
CPC H03M 1/38(2013.01) H03M 1/38(2013.01) H03M 1/38(2013.01) H03M 1/38(2013.01) H03M 1/38(2013.01)
출원번호/일자 1020160121385 (2016.09.22)
출원인 충북대학교 산학협력단
등록번호/일자 10-1810490-0000 (2017.12.13)
공개번호/일자
공고번호/일자 (20171220) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.09.22)
심사청구항수 3

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 양병도 대한민국 대전광역시 서구
2 우기찬 대한민국 충청북도 청주시 흥덕구
3 김태우 대한민국 경기도 파주시 금
4 황선광 대한민국 충청남도 서천군

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 추혁 대한민국 경기도 화성시 동탄대로 ***-** 효성아이씨티타워 ****호(지엠국제특허)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 충청북도 청주시 서원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.09.22 수리 (Accepted) 1-1-2016-0919027-87
2 선행기술조사의뢰서
Request for Prior Art Search
2017.02.10 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2017.05.12 수리 (Accepted) 9-1-2017-0014797-75
4 의견제출통지서
Notification of reason for refusal
2017.07.27 발송처리완료 (Completion of Transmission) 9-5-2017-0526846-27
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.09.13 수리 (Accepted) 1-1-2017-0887525-52
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.09.13 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-0887529-34
7 등록결정서
Decision to grant
2017.11.29 발송처리완료 (Completion of Transmission) 9-5-2017-0835009-09
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.05.15 수리 (Accepted) 4-1-2018-5086612-26
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.07.06 수리 (Accepted) 4-1-2020-5149268-82
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
아날로그 입력 전압 및 기준 전압을 수신하고 이에 응답하여 제1 및 제2 레벨 전압을 생성하는 아날로그 디지털 변환기,상기 아날로그 디지털 변환기로부터 제1 및 제2 레벨 전압을 수신하고 이들의 크기를 비교하고, 논리 하이(logic high) 또는 논리 로우(logic low)의 비교 신호를 출력하는 비교기, 및상기 비교기로부터 제공되는 비교 신호를 수신하고 이를 이용하여 디지털 비트들의 값을 결정하는 제어 로직을 포함하여, 연속되는 비트열에 대응하는 아날로그 신호를 디지털 신호로 변환하는 연속 근사 아날로그 디지털 변환기로서,상기 비트열의 하위 비트를 결정하는 부분 및 상위 비트를 결정하는 부분을 브릿지 커패시터 및 브릿지 스위치를 통해 분리시키고 각각의 분리된 영역에서 하위 비트 및 상위 비트를 결정하며,상기 상위 비트에 대응하는 적어도 하나 이상의 커패시터 각각의 일단이 제1 브릿지 스위치를 통하여 브릿지 커패시터 및 비교기의 제1 입력단과 연결되고, 상기 하위 비트에 대응하는 적어도 하나 이상의 커패시터 각각의 일단은 브릿지 커패시터를 거쳐 비교기의 제1 입력단에 연결되며, 상기 하위 비트에 대응하는 적어도 하나 이상의 커패시터 각각의 타단들은 상호 간이 각각 스위치를 통해 공유 접속되고,상기 하위 비트에 대응하는 적어도 하나 이상의 커패시터 각각의 타단들 상호 간이 제2 브릿지 스위치 통해 순차적으로 닫히면서 상기 하위 비트에 대응하는 적어도 하나 이상의 커패시터의 접지 전압과 연결되는 것을 특징으로 하는 연속 근사 아날로그 디지털 변환기
2 2
청구항 1에 있어서,상기 브릿지 커패시터와 상기 제1 브릿지 스위치 사이의 분기가 입력 전압 스위치를 통해 상기 아날로그 입력 전압과 연결되고,브릿지 스위치들이 닫히면 상기 상위 비트에 대응하는 적어도 하나 이상의 커패시터의 상기 일단이 상기 비교기의 입력단에 연결되고 상기 하위 비트에 대응하는 적어도 하나 이상의 커패시터의 상기 일단 및 상기 브릿지 커패시터는 상기 접지에 연결되어 상위 비트를 결정하는 분리형 연속 근사 아날로그 디지털 변환기가 되며, 상기 브릿지 스위치들 및 상기 입력 전압 스위치가 열리면 상기 하위 비트에 대응하는 적어도 하나 이상의 커패시터의 상기 일단 및 상기 브릿지 커패시터가 상기 비교기의 입력단에 연결되고 상기 상위 비트에 대응하는 적어도 하나 이상의 커패시터는 개방되어 하위 비트를 결정하는 분리형 연속 근사 아날로그 디지털 변환기가 되는, 연속 근사 아날로그 디지털 변환기
3 3
청구항 1 또는 2에 있어서,상기 브릿지 커패시터는 기본 크기를 갖는, 연속 근사 아날로그 디지털 변환기
4 4
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 교육부 충북대학교 산학협력단 산학협력선도대학육성사업 고효율 DC-DC 전압 변환기를 위한 정밀 제로 전류 감지회로