맞춤기술찾기

이전대상기술

분리형 단조 연속 근사 아날로그 디지털 변환기

  • 기술번호 : KST2019028226
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 분리형 단조 연속 근사 아날로그 디지털 변환기에 관한 것으로서, 연속 근사 레지스터(SAR) 제어 로직에 의해 스위칭 제어에 대응하여 입력신호인 제1입력신호(Vip)와 제2입력신호(Vin)를 입력받아 샘플 동작 및 홀드 동작을 수행하는 샘플 홀드부와, 샘플 홀드 시간동안 제1입력신호와 제2입력신호에 대해 각각에 대응되는 출력 전압값인 제1출력신호와 제2출력신호로 생성하며, 브릿지 커패시터(CB)를 상위비트 또는 하위비트를 결정하기 위한 커패시터 어레이를 2단 구조로 형성한 커패시터 어레이와, 샘플 홀드부와 연동되어 상위비트 또는 하위비트를 결정하는 스위치(S7)와, 제1출력신호와 제2출력신호의 크기를 비교하여 비교결과에 따라 디지털 값을 출력하는 비교기와, 디지털 값에 대응하여 최종 디지털 코드값을 결과 신호로 출력하는 연속 근사 레지스터 제어 로직을 포함한다. 본 발명에 따르면, 분리형과 단조를 조합하여 커패시터 개수 감소, 에너지 효율 향상, 커패시터 크기 구현 가능, 정확도 향상 등의 효과를 기대할 수 있다.
Int. CL H03M 1/38 (2006.01.01) H03M 1/12 (2006.01.01)
CPC H03M 1/38(2013.01) H03M 1/38(2013.01) H03M 1/38(2013.01) H03M 1/38(2013.01)
출원번호/일자 1020170029311 (2017.03.08)
출원인 충북대학교 산학협력단
등록번호/일자 10-1834975-0000 (2018.03.05)
공개번호/일자
공고번호/일자 (20180420) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.03.08)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 양병도 대한민국 대전광역시 서구
2 우기찬 대한민국 충청북도 청주시 흥덕구
3 김태우 대한민국 경기도 파주시 금
4 황선광 대한민국 충청남도 서천군
5 김미정 대한민국 충청남도 금산군

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 추혁 대한민국 경기도 화성시 동탄대로 ***-** 효성아이씨티타워 ****호(지엠국제특허)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 충청북도 청주시 서원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.03.08 수리 (Accepted) 1-1-2017-0230246-98
2 선행기술조사의뢰서
Request for Prior Art Search
2017.05.15 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2017.07.11 발송처리완료 (Completion of Transmission) 9-6-2017-0103465-59
4 의견제출통지서
Notification of reason for refusal
2017.07.13 발송처리완료 (Completion of Transmission) 9-5-2017-0489871-56
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.09.07 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-0867725-18
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.09.07 수리 (Accepted) 1-1-2017-0867662-30
7 보정요구서
Request for Amendment
2017.09.18 발송처리완료 (Completion of Transmission) 1-5-2017-0131203-84
8 [출원서등 보정]보정서(납부자번호)
[Amendment to Patent Application, etc.] Amendment(Payer number)
2017.09.19 수리 (Accepted) 1-1-2017-0905847-61
9 등록결정서
Decision to grant
2018.01.24 발송처리완료 (Completion of Transmission) 9-5-2018-0057491-89
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.05.15 수리 (Accepted) 4-1-2018-5086612-26
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.07.06 수리 (Accepted) 4-1-2020-5149268-82
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
연속 근사 레지스터(SAR) 제어 로직에 의해 스위칭 제어에 대응하여 입력신호인 제1입력신호(Vip)와 제2입력신호(Vin)를 입력받아 샘플 동작 및 홀드 동작을 수행하는 샘플 홀드부;샘플 홀드 시간동안 제1입력신호와 제2입력신호에 대해 각각에 대응되는 출력 전압값인 제1출력신호와 제2출력신호로 생성하며, 브릿지 커패시터(CB)에 의해 상위비트 또는 하위비트를 결정하기 위한 커패시터 어레이를 2단 구조로 형성한 커패시터 어레이;상기 샘플 홀드부와 연동되어 상기 상위비트 또는 상기 하위비트를 결정하며, 상기 브릿지 커패시터의 용량크기가 정수배가 되도록 만들어 주는 스위치(S7);상기 제1출력신호와 제2출력신호의 크기를 비교하여 비교결과에 따라 디지털 값을 출력하는 비교기; 및디지털 값에 대응하여 최종 디지털 코드값을 결과 신호로 출력하는 연속 근사 레지스터 제어 로직을 포함하며,상기 커패시터 어레이는, 상기 브릿지 커패시터(CB) 및 스위치(S7)에 의해 결정되는 상위 커패시터 어레이와 하위 커패시터 어레이를 포함하는 것을 특징으로 하는 분리형 단조 연속 근사 아날로그 디지털 변환기
2 2
삭제
3 3
제1항에 있어서,상기 상위 커패시터 어레이 및 하위 커패시터 어레이 각각은, 상위비트를 결정하는 제1커패시터부와, 하위비트를 결정하는 제2 커패시터부를 포함하는 분리형 단조 연속 근사 아날로그 디지털 변환기
4 4
제3항에 있어서,상기 제1커패시터부 및 제2커패시터부 각각은, 병렬 연결된 복수의 커패시터를 포함하며, 복수의 커패시터는 레퍼런스 전압 또는 접지되는 바닥 스위치에 일단이 접속되고 타단은 비교기에 접속되는 분리형 단조 연속 근사 아날로그 디지털 변환기
5 5
제4항에 있어서,상기 제1커패시터부와 제2커패시터부의 비율은 N:N, N:N-1, N:N-2, … , N:1 중에서 어느 하나인 분리형 단조 연속 근사 아날로그 디지털 변환기
6 6
제3항에 있어서,상기 브릿지 커패시터(CB)와 제1커패시터부 및 제2커패시터부 각각은 배수관계를 갖는 분리형 단조 연속 근사 아날로그 디지털 변환기
7 7
제1항에 있어서,상기 스위치(S7)은 브릿지 커패시터(CB)에 일단이 접속되어 있으며, 상위비트에서 레퍼런스 또는 접지에 접속되고, 하위비트에서 개방(OPEN)되는 분리형 단조 연속 근사 아날로그 디지털 변환기
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 교육부 충북대학교 산학협력단 기초연구사업 복합 센서 측정을 위한 초저전압 회로 개발