맞춤기술찾기

이전대상기술

동기식 데이터 링크 제어 통신 장치

  • 기술번호 : KST2019028487
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 동기식 데이터링크 제어 통신 장치에 관한 것으로서, 더 상세하게는 중앙처리장치 보드에 PMC(Power Management Controller) 보드로 탑재되어 4 채널의 동기식 데이터 링크 제어 통신 기능을 제공하는 동기식 데이터 링크 제어 통신 장치에 대한 것이다.본 발명에 따르면, 중앙 처리 장치 보드에 PMC(Power Management Controller) 보드로 탑재되어 4 채널의 동기식 데이터링크 제어 통신 기능을 제공할 수 있다.
Int. CL G06F 13/40 (2006.01.01) G06F 13/42 (2006.01.01)
CPC G06F 13/40(2013.01) G06F 13/40(2013.01)
출원번호/일자 1020160108113 (2016.08.25)
출원인 국방과학연구소
등록번호/일자 10-1716273-0000 (2017.03.08)
공개번호/일자
공고번호/일자 (20170314) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.08.25)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 국방과학연구소 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 송대기 대한민국 대전광역시 유성구
2 장부철 대한민국 대전광역시 유성구
3 신진범 대한민국 대전광역시 유성구
4 정우진 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 한양특허법인 대한민국 서울특별시 강남구 논현로**길 **, 한양빌딩 (도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 국방과학연구소 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.08.25 수리 (Accepted) 1-1-2016-0826665-37
2 [우선심사신청]심사청구(우선심사신청)서
[Request for Preferential Examination] Request for Examination (Request for Preferential Examination)
2016.08.31 수리 (Accepted) 1-1-2016-0848571-59
3 선행기술조사의뢰서
Request for Prior Art Search
2016.09.21 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2016.10.10 수리 (Accepted) 9-1-2016-0043261-50
5 의견제출통지서
Notification of reason for refusal
2016.11.07 발송처리완료 (Completion of Transmission) 9-5-2016-0800760-15
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.01.06 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-0018981-10
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.01.06 수리 (Accepted) 1-1-2017-0018980-64
8 등록결정서
Decision to grant
2017.03.06 발송처리완료 (Completion of Transmission) 9-5-2017-0167560-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
동기식 데이터 링크 제어를 수행하는 중앙 처리 보드 블록; 및상기 중앙 처리 보드 블록과 하나의 보드 상에 형성되어 상기 중앙 처리 보드 블록에 연결되고, 외부 통신 장치와 연결되는 연결 보드 블록;을 포함하는 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
2 2
제 1항에 있어서,상기 동기식 데이터 링크 제어는 PMC(PCI(Peripheral Component Interconnect) Mazzanine Card) 4 채널 동기식 데이터 링크 제어인 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
3 3
제 1 항에 있어서,상기 중앙 처리 보드 블록은, 상기 동기식 데이터 링크 제어를 수행하는 데이터 링크 제어기; 상기 동기식 데이터 링크 제어를 수행하기 위한 동기화를 위해 클럭 정보를 생성하여 데이터 링크 제어기에 상기 클럭 정보를 전송하는 클럭 회로; 상기 데이터 링크 제어기가 동작할 수 있도록 전원을 공급하는 전원 회로;를 포함하며, 상기 전원 회로 및 클럭 회로는 표준화 부품인 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
4 4
제 1 항에 있어서,상기 연결 보드 블록은, 상기 중앙 처리 보드 블록의 PCI(peripheral component interconnect) 버스 및 외부 통신 장치에 연결되는 다수의 연결기;PCI 인터페이스를 통해 상기 다수의 연결기와 연결되어 다수의 연결기를 제어하는 PCI 칩을 포함하며, 상기 PCI 칩은 표준화 부품인 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
5 5
제 3 항에 있어서,상기 데이터 링크 제어기는, FPGA(Field Programmable Gate Array)에 기계 언어를 이용하여 구현되며, 상기 동기식 데이터 링크 제어를 지원하는 레지스터를 포함하는 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
6 6
제 5 항에 있어서,상기 레지스터는 채널 및 내부 사용에 따라 레지스터 어드레스 및 상기 레지스터 어드레스에 할당되는 레지스터 설정값을 갖는 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.