1 |
1
동기식 데이터 링크 제어를 수행하는 중앙 처리 보드 블록; 및상기 중앙 처리 보드 블록과 하나의 보드 상에 형성되어 상기 중앙 처리 보드 블록에 연결되고, 외부 통신 장치와 연결되는 연결 보드 블록;을 포함하는 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
|
2 |
2
제 1항에 있어서,상기 동기식 데이터 링크 제어는 PMC(PCI(Peripheral Component Interconnect) Mazzanine Card) 4 채널 동기식 데이터 링크 제어인 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
|
3 |
3
제 1 항에 있어서,상기 중앙 처리 보드 블록은, 상기 동기식 데이터 링크 제어를 수행하는 데이터 링크 제어기; 상기 동기식 데이터 링크 제어를 수행하기 위한 동기화를 위해 클럭 정보를 생성하여 데이터 링크 제어기에 상기 클럭 정보를 전송하는 클럭 회로; 상기 데이터 링크 제어기가 동작할 수 있도록 전원을 공급하는 전원 회로;를 포함하며, 상기 전원 회로 및 클럭 회로는 표준화 부품인 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
|
4 |
4
제 1 항에 있어서,상기 연결 보드 블록은, 상기 중앙 처리 보드 블록의 PCI(peripheral component interconnect) 버스 및 외부 통신 장치에 연결되는 다수의 연결기;PCI 인터페이스를 통해 상기 다수의 연결기와 연결되어 다수의 연결기를 제어하는 PCI 칩을 포함하며, 상기 PCI 칩은 표준화 부품인 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
|
5 |
5
제 3 항에 있어서,상기 데이터 링크 제어기는, FPGA(Field Programmable Gate Array)에 기계 언어를 이용하여 구현되며, 상기 동기식 데이터 링크 제어를 지원하는 레지스터를 포함하는 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
|
6 |
6
제 5 항에 있어서,상기 레지스터는 채널 및 내부 사용에 따라 레지스터 어드레스 및 상기 레지스터 어드레스에 할당되는 레지스터 설정값을 갖는 것을 특징으로 하는 동기식 데이터 링크 제어 통신 장치
|