맞춤기술찾기

이전대상기술

계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치 및 그 방법

  • 기술번호 : KST2019028795
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치 및 그 방법에 관한 것으로, 본 발명의 일실시예에 따른 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치는, 각 버스에 계층구조로 연결된 항공전자시스템용 시험대상장비 각각에 대한 다중모드 검증시험을 실시하기 위한 다수의 호스트 PC; 상기 시험대상장비 각각에 대응되는 모델 SW를 구현하여 관리하기 위한 모델부; 및 상기 호스트 PC 각각의 제어에 따라, 상기 호스트 PC 각각에 상기 시험대상장비 또는 상기 모델부의 연결에 따른 실장비와 모델 SW 간 조합을 통해 다중모드 검증시험 환경을 형성하기 위한 다중모드 검증시험 형성부;를 포함한다.
Int. CL G01R 31/317 (2006.01.01) G01R 31/00 (2006.01.01) B64F 5/60 (2017.01.01)
CPC G01R 31/31723(2013.01) G01R 31/31723(2013.01) G01R 31/31723(2013.01) G01R 31/31723(2013.01) G01R 31/31723(2013.01) G01R 31/31723(2013.01) G01R 31/31723(2013.01) G01R 31/31723(2013.01)
출원번호/일자 1020170115996 (2017.09.11)
출원인 국방과학연구소
등록번호/일자 10-1901525-0000 (2018.09.17)
공개번호/일자
공고번호/일자 (20180921) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.09.11)
심사청구항수 14

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 국방과학연구소 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 장우혁 대한민국 세종특별자치시
2 변진구 대한민국 서울특별시 강동구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 한양특허법인 대한민국 서울특별시 강남구 논현로**길 **, 한양빌딩 (도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 국방과학연구소 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.09.11 수리 (Accepted) 1-1-2017-0880358-15
2 선행기술조사의뢰서
Request for Prior Art Search
2018.03.12 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2018.05.07 발송처리완료 (Completion of Transmission) 9-6-2018-0066434-76
4 의견제출통지서
Notification of reason for refusal
2018.05.14 발송처리완료 (Completion of Transmission) 9-5-2018-0324882-13
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2018.07.06 수리 (Accepted) 1-1-2018-0666907-52
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2018.07.06 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2018-0666906-17
7 등록결정서
Decision to grant
2018.09.13 발송처리완료 (Completion of Transmission) 9-5-2018-0627164-23
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
각 버스에 계층구조로 연결된 항공전자시스템용 시험대상장비 각각에 대한 다중모드 검증시험을 실시하기 위한 다수의 호스트 PC;상기 시험대상장비 각각에 대응되는 모델 SW를 구현하여 관리하기 위한 모델부; 및상기 호스트 PC 각각의 제어에 따라, 상기 호스트 PC 각각에 상기 시험대상장비 또는 상기 모델부의 연결에 따른 실장비와 모델 SW 간 조합을 통해 다중모드 검증시험 환경을 형성하기 위한 다중모드 검증시험 형성부;를 포함하되,상기 시험대상장비 각각은, 각 버스에 계층구조로 연결되는 버스 컨트롤러(Bus Controller) 또는 원격 터미널(Remote Terminal)이고,상기 계층구조는, 하위 버스의 버스 컨트롤러가 상위 버스의 원격 터미널로 구성되는 것인 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
2 2
제 1 항에 있어서,상기 호스트 PC 각각은,상기 다중모드 검증시험에 포함된 개별 검증 시험 또는 통합 검증 시험을 동시에 진행하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
3 3
제 1 항에 있어서,상기 호스트 PC 각각은,특정 모드에서 일부 버스에 대한 개별 검증시험을 완료한 후, 모드 변환을 통해 동일 버스들에 대한 통합 검증과 나머지 버스들에 대한 기존의 검증 시험을 동시에 실시하는 연속모드 검증을 수행하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
4 4
제 1 항에 있어서,상기 모델부는,상기 시험대상장비 각각에 대응되는 모델 SW를 실행하여 각 시험대상장비의 입출력신호를 모사하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
5 5
제 4 항에 있어서,상기 모델부에 의해 모사된 입출력신호를 상기 시험대상장비 각각에 대해 통신 가능한 상태로 변환하기 위한 외부통신부;를 더 포함하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
6 6
제 1 항에 있어서,상기 다중모드 검증시험 형성부는,상기 호스트 PC 각각에 상기 시험대상장비 또는 상기 모델부가 연결되는 교차점에 스위칭소자를 구비하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
7 7
삭제
8 8
삭제
9 9
제 1 항에 있어서,상기 다중모드 검증시험 형성부에 의해 형성되는 모드의 종류는, 상기 버스 컨트롤러 장비들의 실장비와 모델 SW 간 조합을 통해 결정되는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
10 10
제 9 항에 있어서,상기 호스트 PC 각각은,상기 결정된 모드의 종류에 따라 상기 원격 터미널의 실장비와 모델 SW 간 조합에 따른 검증시험이 진행되는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
11 11
제 1 항에 있어서,상기 다중모드 검증시험 형성부는,제1 버스 컨트롤러에 대한 개별 검증시, 상기 제1 버스 컨트롤러의 실장비에 제1 호스트 PC를 연결하고, 상기 제1 버스 컨트롤러의 상위 또는 하위 버스에 위치하는 제2 버스 컨트롤러의 모델 SW에 상기 제1 호스트 PC를 연결하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
12 12
제 1 항에 있어서,상기 다중모드 검증시험 형성부는,복수의 제1 버스 컨트롤러들에 대한 통합 검증시, 상기 복수의 제1 버스 컨트롤러들의 실장비에 제1 호스트 PC를 연결하고, 상기 복수의 제1 버스 컨트롤러들의 상위 또는 하위 버스에 위치하는 제2 버스 컨트롤러의 모델 SW에 상기 제1 호스트 PC를 연결하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
13 13
제 1 항에 있어서,상기 다중모드 검증시험 형성부는,N단계의 계층구조의 경우에, '2N-1'개의 다중모드에 대해 'N(N+1)/2'개의 검증시험의 종류를 형성하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 장치
14 14
각 버스에 계층구조로 연결된 항공전자시스템용 시험대상장비 각각에 대한 다중모드 검증시험을 실시하기 위한 호스트 PC 각각의 제어에 따라, 상기 호스트 PC 각각에 연결되는 실장비와 모델 SW 간 조합을 통해 다중모드 검증시험 환경을 형성하는 단계; 및상기 형성된 다중모드 검증시험의 해당 모드에서 상기 호스트 PC별 검증시험을 실시하는 단계;를 포함하되,상기 시험대상장비 각각은, 각 버스에 계층구조로 연결되는 버스 컨트롤러(Bus Controller) 또는 원격 터미널(Remote Terminal)이고,상기 계층구조는, 하위 버스의 버스 컨트롤러가 상위 버스의 원격 터미널로 구성되는 것인 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 방법
15 15
제 14 항에 있어서,상기 실시 단계 이후에, 상기 호스트 PC로부터 연속모드 검증을 요청받으면, 해당 모드에서 복수의 특정 버스에 대한 개별 검증시험을 완료하는 단계; 및상기 개별 검증시험이 완료된 후, 모드 변환을 통해 상기 특정 버스에 대한 통합 검증과 나머지 버스들에 대한 기존의 검증 시험을 동시에 실시하는 단계;를 더 포함하는 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 방법
16 16
프로그램이 기록된 컴퓨터 판독 가능한 저장매체로서,상기 프로그램은,각 버스에 계층구조로 연결된 항공전자시스템용 시험대상장비 각각에 대한 다중모드 검증시험을 실시하기 위한 호스트 PC 각각의 제어에 따라, 상기 호스트 PC 각각에 연결되는 실장비와 모델 SW 간 조합을 통해 다중모드 검증시험 환경을 형성하는 단계; 및상기 형성된 다중모드 검증시험의 해당 모드에서 상기 호스트 PC별 검증시험을 실시하는 단계;를 포함하되,상기 시험대상장비 각각은, 각 버스에 계층구조로 연결되는 버스 컨트롤러(Bus Controller) 또는 원격 터미널(Remote Terminal)이고,상기 계층구조는, 하위 버스의 버스 컨트롤러가 상위 버스의 원격 터미널로 구성되는 것인 계층구조로 설계된 항공전자시스템용 다중모드 통합시험 방법을 실행하는 프로그램이 기록된 컴퓨터 판독 가능한 저장매체
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.