맞춤기술찾기

이전대상기술

전류 구동 능력을 개선한 ADCL 인버터

  • 기술번호 : KST2019030381
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 전류 구동 능력을 개선한 ADCL 인버터에 관한 것이다.본 발명에 따른 전류 구동 능력을 개선한 ADCL 인버터는, 애노드 단자가 제1 AC 전원 입력단에 접속되는 제1 다이오드와, 소스 단자는 제1 다이오드의 캐소드 단자에 접속되고 게이트 단자는 제1 바이어스 전압 입력단에 접속되는 제1 PMOS와, 드레인 단자는 제1 PMOS의 드레인 단자와 접속되고 게이트 단자는 제1 바이어스 전압 입력단에 접속되는 제1 NMOS와, 애노드 단자는 제1 NMOS의 소스 단자와 접속되고 캐소드 단자는 제1 AC 전원 입력단에 접속되는 제2 다이오드를 포함하는 제1 ADCL 회로부; 및 애노드 단자가 제2 AC 전원 입력단에 접속되는 제3 다이오드와, 소스 단자는 제3 다이오드의 캐소드 단자에 접속되고 게이트 단자는 제2 바이어스 전압 입력단에 접속되는 제2 PMOS와, 드레인 단자는 제2 PMOS의 드레인 단자와 접속되고 게이트 단자는 제2 바이어스 전압 입력단에 접속되는 제2 NMOS와, 애노드 단자는 제2 NMOS의 소스 단자와 접속되고 캐소드 단자는 제2 AC 전원 입력단에 접속되는 제4 다이오드를 포함하는 제2 ADCL 회로부를 포함한다.이와 같은 본 발명에 의하면, 칩의 집적도를 높여 제조비용을 절감할 수 있고, 2개의 ADCL 회로에 의해 전류 구동 능력을 개선함으로써 제품의 품질 향상에 기여할 수 있다.
Int. CL H03K 19/00 (2006.01.01) H03K 19/003 (2006.01.01) H03K 3/354 (2006.01.01)
CPC H03K 19/0013(2013.01) H03K 19/0013(2013.01) H03K 19/0013(2013.01)
출원번호/일자 1020160027306 (2016.03.07)
출원인 서울과학기술대학교 산학협력단
등록번호/일자 10-1740284-0000 (2017.05.22)
공개번호/일자
공고번호/일자 (20170526) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2016.03.07)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서울과학기술대학교 산학협력단 대한민국 서울특별시 노원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김성권 대한민국 서울시 노원구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이준성 대한민국 서울특별시 강남구 삼성로**길 **, ***호 준성특허법률사무소 (대치동, 대치빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 서울과학기술대학교 산학협력단 서울특별시 노원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2016.03.07 수리 (Accepted) 1-1-2016-0220810-15
2 선행기술조사의뢰서
Request for Prior Art Search
2016.09.20 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2016.11.10 수리 (Accepted) 9-1-2016-0046291-34
4 의견제출통지서
Notification of reason for refusal
2016.12.19 발송처리완료 (Completion of Transmission) 9-5-2016-0911250-12
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2017.02.15 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2017-0157985-63
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2017.02.15 수리 (Accepted) 1-1-2017-0157984-17
7 등록결정서
Decision to grant
2017.04.06 발송처리완료 (Completion of Transmission) 9-5-2017-0250351-99
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
애노드 단자가 제1 AC 전원 입력단에 접속되는 제1 다이오드와, 소스 단자는 상기 제1 다이오드의 캐소드 단자에 접속되고 게이트 단자는 제1 바이어스 전압 입력단에 접속되는 제1 PMOS와, 드레인 단자는 상기 제1 PMOS의 드레인 단자와 접속되고 게이트 단자는 상기 제1 바이어스 전압 입력단에 접속되는 제1 NMOS와, 애노드 단자는 상기 제1 NMOS의 소스 단자와 접속되고 캐소드 단자는 상기 제1 AC 전원 입력단에 접속되는 제2 다이오드를 포함하는 제1 ADCL 회로부; 및애노드 단자가 제2 AC 전원 입력단에 접속되는 제3 다이오드와, 소스 단자는 상기 제3 다이오드의 캐소드 단자에 접속되고 게이트 단자는 제2 바이어스 전압 입력단에 접속되는 제2 PMOS와, 드레인 단자는 상기 제2 PMOS의 드레인 단자와 접속되고 게이트 단자는 상기 제2 바이어스 전압 입력단에 접속되는 제2 NMOS와, 애노드 단자는 상기 제2 NMOS의 소스 단자와 접속되고 캐소드 단자는 상기 제2 AC 전원 입력단에 접속되는 제4 다이오드를 포함하는 제2 ADCL 회로부를 포함하는 전류 구동 능력을 개선한 ADCL 인버터
2 2
제1항에 있어서,상기 제1 AC 전원 입력단과 상기 제2 AC 전원 입력단에는 서로 180°의 위상차를 갖는 AC 전원이 각각 입력되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
3 3
제1항에 있어서,상기 제1 NMOS의 게이트 단자는 상기 제1 PMOS의 게이트 단자와 공통 접속되어 상기 제1 바이어스 전압 입력단에 접속되고, 상기 제2 NMOS의 게이트 단자는 상기 제2 PMOS의 게이트 단자와 공통 접속되어 상기 제2 바이어스 전압 입력단에 접속되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
4 4
제1항에 있어서,상기 제1 PMOS의 드레인 단자와 상기 제1 NMOS의 드레인 단자의 공통 접속 노드(N1)는 전압 출력단(Vout)에 접속되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
5 5
제1항에 있어서,상기 제2 PMOS의 드레인 단자와 상기 제2 NMOS의 드레인 단자의 공통 접속 노드(N2)는 전압 출력단(Vout)에 접속되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
6 6
애노드 단자가 제1 AC 전원 입력단에 접속되는 제1 다이오드와, 소스 단자는 상기 제1 다이오드의 캐소드 단자에 접속되고 게이트 단자는 제1 바이어스 전압 입력단에 접속되는 제1 PMOS와, 드레인 단자는 상기 제1 PMOS의 드레인 단자와 접속되고 게이트 단자는 상기 제1 바이어스 전압 입력단에 접속되는 제1 NMOS와, 드레인 단자는 상기 제1 NMOS의 소스 단자와 접속되고, 소스 단자는 상기 제1 AC 전원 입력단에 접속되며, 하나의 다이오드로서의 기능을 수행하는 제3 NMOS를 포함하는 제1 ADCL 회로부; 및애노드 단자가 제2 AC 전원 입력단에 접속되는 제2 다이오드와, 소스 단자는 상기 제2 다이오드의 캐소드 단자에 접속되고 게이트 단자는 제2 바이어스 전압 입력단에 접속되는 제2 PMOS와, 드레인 단자는 상기 제2 PMOS의 드레인 단자와 접속되고 게이트 단자는 상기 제2 바이어스 전압 입력단에 접속되는 제2 NMOS와, 드레인 단자는 상기 제2 NMOS의 소스 단자와 접속되고, 소스 단자는 상기 제2 AC 전원 입력단에 접속되며, 하나의 다이오드로서의 기능을 수행하는 제4 NMOS를 포함하는 제2 ADCL 회로부를 포함하는 전류 구동 능력을 개선한 ADCL 인버터
7 7
제6항에 있어서, 상기 제1 AC 전원 입력단과 상기 제2 AC 전원 입력단에는 서로 180°의 위상차를 갖는 AC 전원이 각각 입력되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
8 8
제6항에 있어서,상기 제1 NMOS의 게이트 단자는 상기 제1 PMOS의 게이트 단자와 공통 접속되어 상기 제1 바이어스 전압 입력단에 접속되고, 상기 제2 NMOS의 게이트 단자는 상기 제2 PMOS의 게이트 단자와 공통 접속되어 상기 제2 바이어스 전압 입력단에 접속되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
9 9
제6항에 있어서,상기 제1 PMOS의 드레인 단자와 상기 제1 NMOS의 드레인 단자의 공통 접속 노드(N1)는 전압 출력단(Vout)에 접속되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
10 10
제6항에 있어서,상기 제2 PMOS의 드레인 단자와 상기 제2 NMOS의 드레인 단자의 공통 접속 노드(N2)는 전압 출력단(Vout)에 접속되는 것을 특징으로 하는 전류 구동 능력을 개선한 ADCL 인버터
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.