맞춤기술찾기

이전대상기술

락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로 및 그 제어 방법

  • 기술번호 : KST2019035434
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로 및 그 제어방법에 관한 것으로서,코오스 지연 라인과 파인 지연 라인으로 구성되며, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러를 미리 설정된 지연 분해능 이내로 감소시키기 위한 디지털 제어 지연라인; 및 디지털 지연 고정 루프 회로를 락 인 프리서치(LSP)모드, 2진 검색(BS) 모드 또는 순차 검색 모드 중 어느 하나로 동작하도록 상기 디지털 제어 지연라인을 제어하는 디지털 제어 지연라 제어 로직;을 포함하며, 상기 락 인 프리서치(LSP) 모드는 코오스 지연 라인의 지연을 단조 증가시키면서 근접 락킹 포인트를 검색하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로 및 그 제어방법이 제공된다.
Int. CL H03L 7/081 (2006.01.01) H03K 5/131 (2014.01.01) H03M 1/46 (2006.01.01)
CPC H03L 7/0814(2013.01) H03L 7/0814(2013.01) H03L 7/0814(2013.01) H03L 7/0814(2013.01) H03L 7/0814(2013.01)
출원번호/일자 1020170007339 (2017.01.16)
출원인 홍익대학교 산학협력단
등록번호/일자 10-1844927-0000 (2018.03.28)
공개번호/일자
공고번호/일자 (20180403) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2017.01.16)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 홍익대학교 산학협력단 대한민국 서울특별시 마포구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김종선 대한민국 경기도 성남시 분당구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 조성제 대한민국 서울특별시 서초구 반포대로**길 **, *층(서초동, 영암빌딩)(지혜안국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 홍익대학교 산학협력단 서울특별시 마포구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2017.01.16 수리 (Accepted) 1-1-2017-0053111-81
2 선행기술조사의뢰서
Request for Prior Art Search
2017.09.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2017.11.10 발송처리완료 (Completion of Transmission) 9-6-2017-0182043-81
4 의견제출통지서
Notification of reason for refusal
2018.01.02 발송처리완료 (Completion of Transmission) 9-5-2018-0001776-40
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2018.01.15 수리 (Accepted) 1-1-2018-0045572-17
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2018.01.15 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2018-0045573-52
7 등록결정서
Decision to grant
2018.03.26 발송처리완료 (Completion of Transmission) 9-5-2018-0206911-15
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
코오스 지연 라인과 파인 지연 라인으로 구성되며, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러를 미리 설정된 지연 분해능 이내로 감소시키기 위한 디지털 제어 지연라인; 및 디지털 지연 고정 루프 회로를 락 인 프리서치(LSP)모드, 2진 검색(BS) 모드 또는 순차 검색 모드 중 어느 하나로 동작하도록 상기 디지털 제어 지연라인을 제어하는 디지털 제어 지연라인 제어 로직;을 포함하며,상기 디지털 제어 지연라인 제어 로직은,코오스 지연 라인의 지연을 단조 증가시키면서, 입력 클록 신호와 출력 클록 신호의 위상 에러를 제1 기준 분해능 이내로 제거하여 근접 락킹 포인트를 검색하여 락 인 프리서치 모드의 동작을 수행하며, 근접 락킹 포인트의 검색이 완료되었는지 판단한 결과, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러가 제1 기준 지연 분해능 이내로 제거되어, 락 인 프리서치 모드의 동작이 완료되면 2진 검색 모드로 진행하며, 상기 위상 에러가 제1 기준 지연 분해능 이내로 제거되지 않은 경우에는 락 인 프리서치 모드 동작 단계로 복귀하여 락 인 프리서치 모드를 실행하도록 제어하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
2 2
제1항에 있어서,상기 코오스 지연 라인은 다수개의 지연소자로 구성되며, 상기 락 인 프리서치 모드는 상기 코오스 지연 라인의 활성 지연소자의 개수를 변화시켜서 코오스 지연 라인의 지연을 단조 증가하면서 근접 락킹 포인트를 검색하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
3 3
제1항에 있어서,상기 디지털 제어 지연라인 제어 로직은,근접 락킹 포인트를 검색하기 위한 락 인 프리서치 모드의 동작을 제어하기 위하여, 연속 근사 레지스터에 제어 신호를 인가하는 링 카운터; 및상기 코오스 지연 라인을 락 인 프리서치 모드로 동작시키거나 또는 락인 프리서치 모드 이후에 2진 검색 모드로 동작하는 기능을 수행하는 연속 근사 레지스터;를 포함하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
4 4
제3항에 있어서,상기 연속 근사 레지스터는 락킹 이후에 시퀀셜 카운터로 변환되어, 순차검색을 수행하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
5 5
제3항에 있어서,상기 연속 근사 레지스터는,주파수 분할기의 출력 신호와 위상 검출기의 위상 비교 신호를 비교한 후, 락 인 프리서치 모드를 종료하고 2진 검색 모드로 전환시키기 위한 2진 검색 모드 인에이블신호를 생성하여 상기 연속 근사 레지스터에 인가하는 모드 제어 블록를 더 포함하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
6 6
제3항에 있어서,상기 연속 근사 레지스터는,상기 연속 근사 레지스터의 출력 디지털 비트를 코오스 지연라인에 인가되는 코드로 변환시키는 디코더를 더 포함하며, 상기 디코더의 출력 신호는 코오스 지연라인의 활성 지연소자의 개수 변화를 제어하는 기능을 수행하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
7 7
제1항에 있어서,상기 2진 검색(BS) 모드는 락 인 프리서치 모드 완료후, 연속 근사 레지스터가 2진 검색을 수행하여 입력 클록 신호와 출력 클록 신호의 위상 에러를 제2 기준 분해능 이내로 제거하며,상기 순차 검색 모드는 2진 검색 모드 이후에, 연속 근사 레지스터를 시퀀셜 카운터로 변환시켜서 순차 검색을 수행하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
8 8
제3항에 있어서,상기 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로는,상기 입력 클록 신호의 주파수를 분할하고, 분할된 클록 신호를 디지털 제어 지연라인 제어로직의 링 카운터로 인가하는 주파수 분할기를 더 포함하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
9 9
제3항에 있어서,상기 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로는,상기 입력 클록 신호와 출력 클록 신호 사이의 위상을 비교하여 위상 비교 신호를 생성하는 위상 검출기를 더 포함하며, 상기 위상 비교 신호는 상기 연속 근사 레지스터로 입력되며, 연속 근사 레지스터의 출력 디지털 비트를 제어하는 것을 특징으로 하는 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로
10 10
제1항 내지 제9항 중 어느 한 항에 따른 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로의 제어방법으로서,락 인 프리서치 모드의 동작이 개시되며, 코오스 지연 라인의 지연을 단조 증가시키면서, 입력 클록 신호와 출력 클록 신호의 위상 에러를 제1 기준 분해능 이내로 제거하여 근접 락킹 포인트를 검색하는 단계; 입력 클록 신호와 출력 클록 신호 사이의 위상 에러가 제1 기준 지연 분해능 이내로 제거되었는지 판단하는 단계; 및판단 결과, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러가 제1 기준 지연 분해능 이내로 제거된 경우 2진 검색 모드로 진행하며, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러가 제1 기준 지연 분해능 이내로 제거되지 않은 경우, 상기 락 인 프리서치 모드로 복귀하는 단계;를 포함하는 것을 특징으로 하는 제어방법
11 11
제10항에 있어서,상기 제어방법은,연속 근사 레지스터가 2진 검색을 수행한 후, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러가 제2 기준 지연 분해능 이내로 제거되었는지 판단하는 단계; 및판단 결과, 입력 클록 신호와 출력 클록 신호 사이의 위상 에러가 제2 기준 지연 분해능 이내로 제거되지 않은 경우, 연속 근사 레지스터는 시퀀셜 카운터로 변환되어 순차 검색을 수행하는 단계를 더 포함하는 것을 특징으로 하는 제어방법
12 12
제10항에 있어서,상기 코오스 지연 라인은 다수개의 지연소자로 구성되며, 활성 지연소자의 개수를 변화시켜서 코오스 지연 라인의 지연을 단조 증가하면서 근접 락킹 포인트를 검색하는 것을 특징으로 하는 제어방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.