1 |
1
일단이 전원에 접속하는 제1 부하 및 제2 부하를 포함하는 대칭형 부하;게이트 공통형 증폭기(common gate amplifier);게이트가 상기 게이트 공통형 증폭기의 소스와 연결된 소스 공통형 증폭기(common source amplifier);일단이 상기 게이트 공통형 증폭기의 출력단과 연결되는 제1 트랜지스터 및 일단이 상기 소스 공통형 증폭기의 출력단에 연결되는 제2 트랜지스터를 포함하는 차동 전류 평형기(Differential Current Balancer);상기 제1 부하의 타단과 상기 제1 트랜지스터의 타단 사이에 위치하는 제1 노드 및 상기 제2 부하의 타단과 상기 제2 트랜지스터의 타단 사이에 위치하는 제2 노드를 포함하고, 상기 제1 노드와 상기 제2 노드 사이에 전력이 형성되는 출력단;능동 소자 및 상기 대칭형 부하에 상응하는 부하를 포함하는 전류 출혈 회로(current bleeding circuit)를 포함하고,상기 능동 소자의 일단은 상기 소스 공통형 증폭기의 출력단에 연결되고, 상기 능동 소자의 출력단은 상기 게이트 공통형 증폭기의 게이트에 연결되는저잡음 증폭기
|
2 |
2
삭제
|
3 |
3
제1항에 있어서,상기 차동 전류 평형기는,상기 제1 트랜지스터의 소스와 상기 제2 트랜지스터의 게이트가 연결되고, 상기 제2 트랜지스터의 소스와 상기 제1 트랜지스터의 게이트가 연결되는저잡음 증폭기
|
4 |
4
제3항에 있어서,상기 차동 전류 평형기는,상기 제1 트랜지스터의 소스와 상기 제2 트랜지스터의 게이트 사이 및 상기 제2 트랜지스터의 소스와 상기 제1 트랜지스터의 게이트 사이에 연결되는 캐패시터를 더 포함하는 저잡음 증폭기
|
5 |
5
제1항에 있어서,상기 대칭형 부하에 상응하는 부하는 저항, 인덕터 및 캐패시터 중 적어도 하나로 구현되는저잡음 증폭기
|
6 |
6
제1항에 있어서,상기 능동 소자는 트랜지스터로 구현되고, 상기 소스 공통형 증폭기와 상기 대칭형 부하에 상응하는 부하 사이에 연결되는저잡음 증폭기
|
7 |
7
삭제
|
8 |
8
제1항에 있어서,상기 제1 부하의 임피던스와 상기 제2 부하의 임피던스는 동일한저잡음 증폭기
|
9 |
9
제1항에 있어서,상기 게이트 공통형 증폭기와 상기 소스 공통형 증폭기의 사이즈의 비가 1:N일 때, 상기 대칭형 부하에 상응하는 부하의 임피던스는 상기 제1 부하 및 상기 제2 부하의 임피던스의 1/(N-1)배인저잡음 증폭기
|
10 |
10
삭제
|
11 |
11
제1항에 있어서,상기 능동 소자 및 상기 게이트 공통형 증폭기의 게이트 사이에 연결된 캐패시터를 더 포함하는 저잡음 증폭기
|