1 |
1
입력단과 출력단사이에 연결되어 있는 제1 스위치, 인덕터, 및 제2 스위치,상기 제1 스위치와 상기 인덕터가 연결되는 제1 노드와 그라운드 사이에 연결되어 있는 제3 스위치,상기 인덕터와 상기 제2 스위치가 연결되는 제2 노드와 그라운드 사이에 연결되어 있는 제4 스위치,상기 제1 노드와 제1 슈퍼커패시터 셀 및 제2 슈퍼커패시터 셀이 연결되는 제3 노드 사이에연결되어 있는 제5 스위치, 상기 제3 노드의 전압인 감지 전압을 제1 기준 전압 및 제2 기준 전압과 비교하고, 비교 결과에 따라 밸런싱동작이 필요한지 판단하는 밸런싱로직부, 및상기 밸런싱 로직부의 판단 결과 제1 밸런싱 상황이면, 먼저 상기 제2 스위치 및 상기 제3 스위치를 턴 온 하고, 상기 밸런싱 로직부의 판단 결과 제2 밸런싱 상황이면, 상기 제2 슈퍼커패시터 셀을 방전한후, 상기 제2 스위치 및 상기 제3 스위치를 턴 온 하는 스위치 제어 회로를 포함하고,상기 제1 밸런싱 상황은 상기 제1 슈퍼커패시터 셀의 전압이 상기 제2 슈퍼커패시터 셀의 전압보다 높고, 상기 제2 밸런싱 상황은 상기 제2 슈퍼커패시터 셀의 전압이 상기 제1 슈퍼커패시터 셀의 전압보다 높은,셀 밸런싱 회로
|
2 |
2
제1항에 있어서,상기 제1 밸런싱 상황에서, 상기 제2 스위치 및 상기 제3 스위치의 온 기간 동안, 상기 제1 슈퍼커패시터 셀 및 상기 제2 슈퍼커패시터 셀이 방전하는,셀 밸런싱 회로
|
3 |
3
제1항에 있어서,상기 스위치 제어 회로는, 상기 제1 밸런싱 상황에서, 상기 제2 스위치 및 상기 제3 스위치의 온 기간 종료 후,상기 제4 스위치 및 상기 제5 스위치를 턴 온 하는,셀 밸런싱 회로
|
4 |
4
제3항에 있어서,상기 제1 밸런싱 상황에서, 상기 제4 스위치 및 상기 제5 스위치의 온 기간 동안, 상기 제2 슈퍼커패시터 셀이 충전되는, 셀 밸런싱 회로
|
5 |
5
제1항에 있어서,상기 스위치 제어 회로는,상기 제2 밸런싱 상황에서, 상기 제2 슈퍼커패시터 셀을 방전할때,상기 제4 스위치 및 상기 제5 스위치를 턴 온 하는,셀 밸런싱 회로
|
6 |
6
제1항에 있어서,상기 스위치 제어 회로는,상기 제2 밸런싱 상황에서, 상기 제2 스위치 및 상기 제3 스위치의 온 기간 동안, 상기 제1 슈퍼커패시터 셀 및 상기 제2 슈퍼커패시터 셀이 충전되는, 셀 밸런싱 회로
|
7 |
7
제1항에 있어서,상기 감지 전압과 제1 기준 전압을 비교하는 제1 비교기, 및상기 감지 전압과 제2 기준 전압을 비교하는 제2 비교기를 더 포함하고,상기 밸런싱 로직부는,상기 제1 비교기 및 상기 제2 비교기의 출력에 따라 밸런싱동작이 필요한지 판단하는,셀 밸런싱 회로
|
8 |
8
제7항에 있어서,상기 제1 슈퍼커패시터 셀의 일단이 상기 출력단에 연결되어 있고, 상기 제1 슈퍼커패시터 셀의 타단 및 상기 제2 슈퍼커패시터 셀의 일단이 상기 제3 노드에 연결되어 있으며, 상기 제2 슈퍼커패시터 셀의 타단이 그라운드에 연결되어 있고, 상기 제1 기준 전압이 상기 제2 기준 전압 보다 높은, 셀 밸런싱 회로
|
9 |
9
제8항에 있어서,상기 감지 전압이 상기 제1 기준 전압 보다 높을 때, 상기 밸런싱 로직부는 상기 제2 밸런싱 상황으로 판단하고, 상기 감지 전압이 상기 제2 기준 전압 보다 낮을 때, 상기 밸런싱 로직부는 상기 제1 밸런싱 상황으로 판단하는,셀 밸런싱 회로
|
10 |
10
제1항에 있어서,상기 인덕터에 흐르는 전류를 감지하기 위한 전류 샘플링부,상기 제1 노드와 상기 전류 샘플링부 사이에 연결되어 있는 제1 샘플링 스위치, 및상기 제2 노드와 상기 전류 샘플링부 사이에 연결되어 있는 제2 샘플링 스위치를 더 포함하는,셀 밸런싱 회로
|
11 |
11
제10항에 있어서,상기 스위치 제어 회로는,상기 제1 밸런싱 상황에서, 상기 제2 샘플링 스위치를 턴 온 하고, 상기 제1 샘플링 스위치를 턴 오프 하며,상기 제2 밸런싱 상황에서, 상기 제1 샘플링 스위치를 턴 온 하고, 상기 제2 샘플링 스위치를 턴 오프 하는,셀 밸런싱 회로
|