맞춤기술찾기

이전대상기술

게이트 구동회로 및 이를 포함한 표시장치

  • 기술번호 : KST2020011202
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명의 게이트 구동회로는 픽셀들과 연결된 게이트라인들 각각에 게이트신호를 공급하기 위해서, 서로 종속적으로 접속된 다수의 스테이지들을 포함하고, 스테이지들 중에서 제n 스테이지는 풀업부, 풀다운부, 제1 보상 트랜지스터 및 제1 커패시터를 포함한다. 풀업부는 Q 노드 전압에 의해서 프리챠지되고, 게이트클럭의 타이밍에 동기된다. 풀다운부는 Q 노드가 턴-온 전압인 구간에서 턴-오프전압을 유지하는 P 노드의 전압에 의해서 제어되고, P 노드가 턴-온 전압일 때 Q 노드의 전압을 턴-오프 전압으로 방전시킨다. 제1 보상 트랜지스터는 문턱전압 추출기간에서 P 노드에 게이트전극과 드레인전극이 전기적으로 연결된다. 제1 커패시터는 P 노드와 게이트클럭을 제공하는 게이트클럭 입력단 사이에 접속된다.
Int. CL G09G 3/36 (2006.01.01) G09G 3/293 (2013.01.01) G09G 3/3266 (2016.01.01)
CPC G09G 3/3674(2013.01) G09G 3/3674(2013.01) G09G 3/3674(2013.01) G09G 3/3674(2013.01) G09G 3/3674(2013.01)
출원번호/일자 1020190013844 (2019.02.01)
출원인 성균관대학교산학협력단
등록번호/일자
공개번호/일자 10-2020-0095894 (2020.08.11) 문서열기
공고번호/일자 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2019.02.01)
심사청구항수 14

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 성균관대학교산학협력단 대한민국 경기도 수원시 장안구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김용상 경기도 용인시 수지구
2 오종수 경기도 부천시 경인로

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인로얄 대한민국 서울특별시 서초구 반포대로 ***, *층(서초동,서일빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 성균관대학교산학협력단 경기도 수원시 장안구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2019.02.01 수리 (Accepted) 1-1-2019-0123152-97
2 선행기술조사의뢰서
Request for Prior Art Search
2019.10.14 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2020.02.20 발송처리완료 (Completion of Transmission) 9-6-2020-0022120-84
4 의견제출통지서
Notification of reason for refusal
2020.02.24 발송처리완료 (Completion of Transmission) 9-5-2020-0138242-19
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2020.04.09 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2020-0371397-84
6 [거절이유 등 통지에 따른 의견]의견서·답변서·소명서
2020.04.09 수리 (Accepted) 1-1-2020-0371395-93
7 등록결정서
Decision to grant
2020.10.29 발송처리완료 (Completion of Transmission) 9-5-2020-0748472-99
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
픽셀들과 연결된 게이트라인들 각각에 게이트신호를 공급하기 위해서, 서로 종속적으로 접속된 다수의 스테이지들을 포함하는 게이트 구동회로에 있어서,상기 스테이지들 중에서 제n 스테이지는 Q 노드 전압에 의해서 프리챠지되고, 게이트클럭의 타이밍에 동기되는 제n 게이트신호 및 제n 캐리신호를 출력하는 풀업부;상기 Q 노드가 턴-온 전압인 구간에서 턴-오프전압을 유지하는 P 노드의 전압에 의해서 제어되고, 상기 P 노드가 턴-온 전압일 때 상기 Q 노드의 전압을 턴-오프 전압으로 방전시키는 풀다운부;문턱전압 추출기간에서, 상기 P 노드에 게이트전극과 드레인전극이 전기적으로 연결되어 다이오드 커넥션 구조를 갖는 제1 보상 트랜지스터; 및상기 P 노드와 상기 게이트클럭을 제공하는 게이트클럭 입력단 사이에 접속된 제1 커패시터를 포함하는 게이트 구동회로
2 2
제 1 항에 있어서,상기 제1 보상 트랜지스터는 상기 문턱전압 추출기간 동안, 상기 P 노드를 저전위 구동전압으로 방전시키는 게이트 구동회로
3 3
제 2 항에 있어서,상기 제1 보상 트랜지스터는 상기 P 노드에 접속된 게이트전극, PA 노드에 접속된 드레인전극 및 제1 저전위 구동전압의 입력단에 접속된 소스전극을 포함하고,상기 제n 스테이지는 상기 문턱전압 추출기간 동안 상기 PA 노드를 상기 P 노드와 연결시키는 제2 보상 트랜지스터를 더 포함하는 게이트 구동회로
4 4
제 3 항에 있어서, 상기 제2 보상 트랜지스터는 제n+1 스테이지가 출력하는 제n+1 캐리신호에 응답하여, 상기 P 노드와 상기 PA 노드를 전기적으로 접속시키는 게이트 구동회로
5 5
제 2 항에 있어서,상기 제1 커패시터는상기 문턱전압 추출기간에서 상기 제1 보상 트랜지스터의 문턱전압을 저장하는 게이트 구동회로
6 6
제 1 항에 있어서,상기 문턱전압 추출기간의 초기 기간에서, 상기 P 노드를 턴-온 전압으로 충전시키는 보상제어 트랜지스터를 더 포함하는 게이트 구동회로
7 7
제 6 항에 있어서,상기 보상제어 트랜지스터는 상기 문턱전압 추출기간에서 상기 P 노드를 저전위전압으로 방전시키는 게이트 구동회로
8 8
게이트라인과 데이터라인이 교차되는 영역에 배치된 픽셀들, 및 상기 게이트라인에 제공되는 게이트신호를 출력하는 시프트레지스터를 포함하는 표시패널; 및상기 데이터라인에 데이터전압을 제공하는 데이터 구동회로를 포함하되, 상기 시프트레지스터는 서로 종속적으로 접속되는 다수의 스테이지들을 포함하며, 상기 스테이지들 중에서 제n 스테이지는 Q 노드 전압에 의해서 프리챠지되고, 게이트클럭의 타이밍에 동기되는 제n 게이트신호 및 제n 캐리신호를 출력하는 풀업부;상기 Q 노드가 턴-온 전압인 구간에서 턴-오프전압을 유지하는 P 노드;상기 P 노드가 턴-온 전압일 때, 상기 Q 노드의 전압을 턴-오프 전압으로 방전시키는 풀다운부;문턱전압 추출기간에서, 상기 P 노드에 게이트전극과 드레인전극이 전기적으로 연결되어 다이오드 커넥션 구조를 갖는 제1 보상 트랜지스터; 및상기 P 노드와 상기 게이트클럭을 제공하는 게이트클럭 입력단 사이에 접속된 제1 커패시터를 포함하는 표시장치
9 9
제 8 항에 있어서,상기 제1 보상 트랜지스터는 상기 문턱전압 추출기간 동안, 상기 P 노드를 저전위 구동전압으로 방전시키는 표시장치
10 10
제 9 항에 있어서,상기 제1 보상 트랜지스터는 상기 P 노드에 접속된 게이트전극, PA 노드에 접속된 드레인전극 및 제1 저전위 구동전압의 입력단에 접속된 소스전극을 포함하고,상기 제n 스테이지는 상기 문턱전압 추출기간 동안 상기 PA 노드를 상기 P 노드와 연결시키는 제2 보상 트랜지스터를 더 포함하는 표시장치
11 11
제 10 항에 있어서,상기 제2 보상 트랜지스터는 제n+1 스테이지가 출력하는 제n+1 캐리신호에 응답하여, 상기 P 노드와 상기 PA 노드를 전기적으로 접속시키는 표시장치
12 12
제 9 항에 있어서,상기 제1 커패시터는상기 문턱전압 추출기간에서 상기 제1 보상 트랜지스터의 문턱전압을 저장하는 표시장치
13 13
제 8 항에 있어서,상기 문턱전압 추출기간의 초기 기간에서, 상기 P 노드를 턴-온 전압으로 충전시키는 보상제어 트랜지스터를 더 포함하는 표시장치
14 14
제 13 항에 있어서,상기 보상제어 트랜지스터는 상기 문턱전압 추출기간에서 상기 P 노드를 저전위전압으로 방전시키는 표시장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.