1 |
1
제1아날로그-디지털변환기가 아날로그 입력신호의 최상위비트에 대한 변환을 수행하는 단계;상기 제1아날로그-디지털변환기가 제2아날로그-디지털변환기에 의해 차지쉐어링(charge sharing)된 공통 적분기로부터 전달된 전압신호를 수신하는 단계;상기 제1아날로그 디지털변환기가 수신된 상기 전압신호를 이용하여 상기 아날로그 입력신호의 최하위비트와 추가 비트에 대한 변환을 수행하는 단계; 및프로세서가 상기 추가 비트를 이용하여 상기 최상위비트의 오류를 정정하는 단계를 포함하는, 아날로그-디지털변환기의 동작 방법
|
2 |
2
제1항에 있어서,상기 전압신호를 수신하는 단계는,상기 제2아날로그-디지털변환기의 아날로그-디지털 변환 이후에 상기 제2아날로그-디지털 변환기의 샘플 앤드 홀드 회로에 잔존하는 잔류전압에 따라 차지쉐어링된 상기 공통 적분기로부터 전달된 상기 전압신호를 수신하는, 아날로그-디지털변환기의 동작 방법
|
3 |
3
제1항에 있어서,상기 공통 적분기는,상기 제2아날로그-디지털변환기의 잔류전압과 상기 제1아날로그-디지털변환기의 잔류전압을 누적시키는 적분기인, 아날로그-디지털변환기의 동작 방법
|
4 |
4
제1항에 있어서,상기 공통 적분기는,상기 제2아날로그-디지털변환기의 잔류전압과 상기 제1아날로그-디지털변환기의 잔류전압의 평균값을 저장하는 적분기인, 아날로그-디지털변환기의 동작 방법
|
5 |
5
제1항에 있어서,상기 아날로그-디지털변환기의 동작 방법은,상기 제1아날로그-디지털변환기가 아날로그 입력신호에 대한 아날로그-디지털 변환을 수행하기 위한 기준 전압을 생성하는 단계를 더 포함하는, 아날로그-디지털변환기의 동작 방법
|
6 |
6
제5항에 있어서,상기 아날로그-디지털변환기의 동작 방법은,상기 제1아날로그-디지털변환기가 상기 아날로그 입력신호를 샘플 앤드 홀드하는 단계를 더 포함하는, 아날로그-디지털변환기의 동작 방법
|
7 |
7
제6항에 있어서,상기 최상위비트에 대한 변환을 수행하는 단계는,상기 제1아날로그-디지털변환기가 상기 샘플 앤드 홀드된 아날로그 입력신호와 상기 기준 전압을 비교한 결과에 기초하여 상기 최상위비트에 대한 변환을 수행하는, 아날로그-디지털변환기의 동작 방법
|
8 |
8
제6항에 있어서,상기 아날로그 입력신호의 최하위비트와 추가 비트에 대한 변환을 수행하는 단계는,상기 제1아날로그-디지털변환기가 상기 전압신호의 전압값을 반영하여 상기 기준 전압과 상기 샘플 앤드 홀드된 아날로그 입력신호를 비교한 결과에 기초하여 변환을 수행하는 단계인, 아날로그-디지털변환기의 동작 방법
|
9 |
9
제1항에 있어서,상기 아날로그 입력신호의 최하위비트와 추가 비트에 대한 변환을 수행하는 단계는, 상기 제2아날로그-디지털변환기의 차지쉐어링이 종료되는 시점에 시작되는, 아날로그-디지털변환기의 동작 방법
|
10 |
10
제6항에 있어서, 상기 제1아날로그-디지털변환기가 아날로그 입력신호를 샘플 앤드 홀드하는 단계는, 상기 제2아날로그-디지털변환기가 아날로그 입력신호를 샘플 앤드 홀드하는 단계를 종료하는 시점에 시작되는, 아날로그-디지털변환기의 동작 방법
|
11 |
11
제1항에 있어서,상기 제1아날로그-디지털변환기 및 상기 제2아날로그-디지털변환기는, 병렬적으로 아날로그 입력신호의 변환을 수행하는, 아날로그-디지털변환기의 동작 방법
|
12 |
12
제1항에 있어서,상기 제1아날로그-디지털변환기는,상기 최상위비트에 대한 변환, 상기 최하위비트에 대한 변환 및 상기 추가 비트에 대한 변환을 순차적으로 수행하는, 아날로그-디지털변환기의 동작 방법
|
13 |
13
아날로그 입력신호의 최상위비트에 대한 변환을 수행하고, 타 아날로그-디지털 변환기에 의해 차지쉐어링(charge sharing)된 공통 적분기로부터 전달된 전압신호를 이용하여 상기 아날로그 입력신호의 최하위비트와 추가 비트에 대한 변환을 수행하는 비교기; 및상기 추가 비트를 이용하여 상기 최상위비트의 오류를 정정하는 프로세서를 포함하는, 아날로그-디지털변환기
|
14 |
14
제1아날로그-디지털변환기;아날로그 입력신호의 최상위비트에 대한 변환을 수행하고, 상기 제1아날로그-디지털변환기에 의해 차지쉐어링(charge sharing)된 전압신호를 이용하여 상기 아날로그 입력신호의 최하위비트와 추가 비트에 대한 변환을 수행하며, 상기 추가 비트를 이용하여 상기 최상위비트의 오류를 정정하는 제2아날로그-디지털변환기; 및상기 제1아날로그-디지털변환기와 상기 제2아날로그-디지털변환기에 의해 차지쉐어링(charge sharing)되는 공통 적분기를 포함하는, 멀티채널 아날로그-디지털변환 장치
|