맞춤기술찾기

이전대상기술

매트릭스 정류기 및 그에 따른 입력 역률 제어 방법

  • 기술번호 : KST2020013228
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 허수 입력 커패시터인 가상 커패시터를 포함하는 매트릭스 정류기 및 매트릭스 정류기의 입력 역률 제어 방법에 관한 것으로, 상기 가상 커패시터는 LC 필터의 입력 커패시터에 흐르는 전류(iCf)를 상쇄시키기 위해 산출된 가상 커패시턴스를 갖고, 상기 가상 커패시터는 입력 LC필터와 병렬로 연결된 것을 특징으로 한다. 본 발명의 일 실시예에 따른 입력 역률 제어 방법에 의하면 매트릭스 정류기의 입력 역률을 최대로 제어할 수 있다.
Int. CL H02M 1/42 (2007.01.01) H02M 7/219 (2006.01.01) H02M 1/12 (2006.01.01) H02M 1/00 (2007.01.01)
CPC H02M 1/4216(2013.01) H02M 1/4216(2013.01) H02M 1/4216(2013.01) H02M 1/4216(2013.01)
출원번호/일자 1020190029530 (2019.03.14)
출원인 중앙대학교 산학협력단
등록번호/일자 10-2168161-0000 (2020.10.14)
공개번호/일자 10-2020-0109823 (2020.09.23) 문서열기
공고번호/일자 (20201020) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2019.03.14)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 중앙대학교 산학협력단 대한민국 서울특별시 동작구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 곽상신 서울특별시 양천구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 홍성욱 대한민국 서울특별시 강남구 역삼로 ***(역삼동) 동아빌딩 *층(주식회사에스와이피)
2 심경식 대한민국 서울시 강남구 역삼로 *** 동아빌딩 *층(에스와이피특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 중앙대학교 산학협력단 서울특별시 동작구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2019.03.14 수리 (Accepted) 1-1-2019-0265175-22
2 보정요구서
Request for Amendment
2019.03.22 발송처리완료 (Completion of Transmission) 1-5-2019-0048243-43
3 [출원서등 보정]보정서(납부자번호)
[Amendment to Patent Application, etc.] Amendment(Payer number)
2019.03.25 수리 (Accepted) 1-1-2019-0296279-98
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.07.29 수리 (Accepted) 4-1-2019-5151122-15
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.01 수리 (Accepted) 4-1-2019-5153932-16
6 선행기술조사의뢰서
Request for Prior Art Search
2019.12.05 수리 (Accepted) 9-1-9999-9999999-89
7 선행기술조사보고서
Report of Prior Art Search
2020.02.15 발송처리완료 (Completion of Transmission) 9-6-2020-0033564-99
8 의견제출통지서
Notification of reason for refusal
2020.03.20 발송처리완료 (Completion of Transmission) 9-5-2020-0206135-50
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2020.05.20 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2020-0510112-62
10 [거절이유 등 통지에 따른 의견]의견서·답변서·소명서
2020.05.20 수리 (Accepted) 1-1-2020-0510085-16
11 등록결정서
Decision to grant
2020.10.07 발송처리완료 (Completion of Transmission) 9-5-2020-0688315-43
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
매트릭스 정류기에 있어서,입력 커패시터를 포함하는 입력 LC필터와 병렬로 연결되는 가상 커패시터; 및상기 입력 커패시터에 걸리는 전압(Vcf)을 기초로 상기 가상 커패시터의 가상 커패시턴스를 산출하는 가상 커패시터 연산부를 포함하고상기 가상 커패시터는 상기 가상 커패시턴스에 기초하여 상기 입력 커패시터에 흐르는 전류(iCf)를 상쇄시키기 위한 가상 보상 전류를 출력하는 것을 특징으로 하는 매트릭스 정류기
2 2
제 1 항에 있어서,상기 가상 커패시터 연산부는,상기 입력 커패시터에 걸리는 전압(Vcf)을 측정하는 측정부; 및상기 측정된 전압(Vcf)의 미분을 계산하는 전압 미분연산부를 포함하되,상기 가상 커패시턴스는 하기 수식을 통해 산출되는 것을 특징으로 하는 매트릭스 정류기
3 3
제 2 항에 있어서,상기 가상 커패시터 연산부는,상기 입력 커패시터에 걸리는 전압(Vcf)의 고조파 성분을 제거하는 고조파 제거부를 더 포함하는 매트릭스 정류기
4 4
제 3 항에 있어서,상기 고조파 제거부는,3상 입력 커패시터 전압의 abc 프레임을 2개의 dc 성분을 갖는 dq프레임으로 변환시키는 dq 변환부;상기 dq 변환부에서 변환된 신호를 수신하는 저역 통과 필터부; 및상기 저역 통과 필터부를 통과한 dc 성분의 신호를 수신하여 αβ 축의 직교좌표계로 변환하는 αβ 변환부를 포함하며,상기 αβ 변환부를 통해 αβ 변환된 2상 입력 커패시터 전압을 기초로 가상 커패시터에 흐르는 2상 전류를 산출하고, 상기 가상 커패시터에 흐르는 2상 전류는 공간 벡터 변조(SVM)를 위한 기준 전류 벡터에 더해지는 것을 특징으로 하는 매트릭스 정류기
5 5
제 1 항 내지 제 4 항 중 어느 한 항의 매트릭스 정류기 및 LC 입력 필터를 포함하는 매트릭스 정류기 시스템
6 6
매트릭스 정류기의 입력 역률을 제어하는 방법에 있어서,측정부가 가상 커패시터와 병렬로 연결된 입력 커패시터에 걸리는 전압(Vcf)을 측정하는 단계;고조파 제거부가 3상 입력 커패시터 전압의 abc 프레임을 2개의 dc 성분을 갖는 dq프레임으로 변환시키는 단계;상기 고조파 제거부가 상기 dq 프레임으로 변환된 dc 성분의 신호를 저역 통과 필터부로 통과시켜 고조파를 제거하는 단계;상기 고조파 제거부가, 상기 저역 통과 필터부를 통해 통과된 dc 성분의 dq 신호를 αβ 축의 직교좌표계로 변환시키는 단계;가상 커패시터 연산부가 상기 αβ 축의 직교좌표계로 변환된 2상 입력 커패시터 전압의 미분을 계산하는 단계;상기 가상 커패시터 연산부가 상기 미분된 2상 입력 커패시터 전압을 기초로 가상 커패시터에 흐르는 2상의 가상 보상 전류를 산출하는 단계; 및매트릭스 정류기 시스템의 제어부가 상기 산출된 2상의 가상 보상 전류를 공간 벡터 변조(SVM)를 위한 기준 전류 벡터에 더하여 입력 역률을 제어하는 단계;를 포함하는 매트릭스 정류기의 입력 역률 제어 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 중앙대학교 산학협력단 이공분야기초연구사업 하이브리드 소자 기반 절연형/양방향/단일단 유니버셜 컨버터 연구개발