1 |
1
컴퓨팅 시스템이, 트랜지스터들을 결합하여 구성하는 전력증폭기 회로를 구성하는 단계;컴퓨팅 시스템이, 전력증폭기 회로의 트랜지스터들을 트랜지스터 등가 모델로 대체하는 단계;컴퓨팅 시스템이, 전력증폭기 회로의 전송 선로들을 등가 회로로 대체하는 단계; 및컴퓨팅 시스템이, 트랜지스터들과 전송 선로들이 등가로 대체된 전력증폭기 회로의 파라미터들을 입력받는 단계;입력된 파라미터들로 구성된 전력증폭기 회로의 성능을 평가하는 단계;를 포함하는 것을 특징으로 하는 전력증폭기 설계 방법
|
2 |
2
청구항 1에 있어서,트랜지터들을 구성하는 트랜지스터 각각은,RC 등가회로로 대체되는 것을 특징으로 하는 전력증폭기 설계 방법
|
3 |
3
청구항 2에 있어서,RC 등가회로를 구성하는 Req와 Ceq는,위의 수식들로 계산되는 것을 특징으로 하는 전력증폭기 설계 방법
|
4 |
4
청구항 3에 있어서,Req를 계산하는 수식의 파라미터들은,트랜지스터의 DC 특성을 측정하여 획득하고,Ceq를 계산하는 수식의 파라미터들은,네트워크 분석기로 측정하여 획득한 것을 특징으로 하는 전력증폭기 설계 방법
|
5 |
5
청구항 3에 있어서,결합된 N개의 트랜지스터들은,하나의 RC 등가회로로 대체되는 것을 특징으로 하는 전력증폭기 설계 방법
|
6 |
6
청구항 5에 있어서,하나의 RC 등가회로를 구성하는 R과 C는,R = Req/NC = Ceq*N위 수식들로 계산되는 것을 특징으로 하는 전력증폭기 설계 방법
|
7 |
7
청구항 1에 있어서,전송 선로들의 등가 회로는,AC Ground에 연결되어 있지 않은 전송선로는,L로 대체하고,AC Ground에 연결되어 있는 전송선로는,C로 대체하는 것을 특징으로 하는 전력증폭기 설계 방법
|
8 |
8
트랜지스터들을 결합하여 구성하는 전력증폭기 회로를 구성하고, 전력증폭기 회로의 트랜지스터들을 트랜지스터 등가 모델로 대체하며, 전력증폭기 회로의 전송 선로들을 등가 회로로 대체하고, 입력부를 통해 입력된 파라미터들로 구성된 전력증폭기 회로의 성능을 평가하는 프로세서; 및트랜지스터들과 전송 선로들이 등가로 대체된 전력증폭기 회로의 파라미터들을 입력받아 프로세서로 전달하는 입력부;를 포함하는 것을 특징으로 하는 전력증폭기 설계 시스템
|