1 |
1
첩 신호를 생성하여 DLF(Digital Loop Filter)와 MMD(Multi-Modulus Divider)로 인가하는 FMPG(Frequency Modulation Profile Generator);FMPG에서 생성되어 DLF로 인가되는 첩 신호의 이득을 조정하는 AGC(Automatic Gain Controller);기준 신호와 MMD의 출력 신호 간의 차를 산출하는 BBPFD(Bang-Bang Phase-Frequency Detector);BBPFD에서 출력되는 차 신호를 누산하되, 누산시 AGC에 의해 이득이 조정된 첩 신호를 이용하는 DLF;DLF의 출력 신호를 기초로, 첩 신호를 생성하여 FMCW(Frequency Modulated Continuous Wave) 신호로 출력하는 DCO(Digitally-Controlled Oscillator);DCO에서 생성된 첩 신호를 분주하되, FMPG에서 생성된 첩 신호를 기초로 분주 비율을 변조하는 MMD;를 포함하는 것을 특징으로 하는 FMCW 주파수 변조기
|
2 |
2
청구항 1에 있어서,FMPG에서 생성되어 MMD로 인가되는 첩 신호를 델타-시그마 변조하는 DSM(Delta-Sigma Modulator);을 더 포함하는 것을 특징으로 하는 FMCW 주파수 변조기
|
3 |
3
청구항 1에 있어서,AGC는,FMPG에서 생성되는 첩 신호와 BBPFD에서 출력되는 차 신호를 기초로, FMPG에서 생성되는 첩 신호의 이득을 조정하는 것을 특징으로 하는 FMCW 주파수 변조기
|
4 |
4
청구항 3에 있어서,AGC는,BBPFD에서 출력되는 차 신호를 누산하는 제1 누산기;분주 비율이 양수인 구간에서 제1 누산기의 제1 누적 값을 출력하는 제1 스위치;분주 비율이 음수인 구간에서 제1 누산기의 제2 누적 값을 출력하는 제2 스위치;제2 스위치에 의해 출력되는 제2 누적 값과 제1 스위치에 의해 출력되는 제1 누적 값의 차를 계산하는 감산기;감산기의 부호를 판정하는 판정기;판정기에서 판정된 부호가 + 이면, 게인을 감소시키는 제2 누산기;를 포함하는 것을 특징으로 하는 FMCW 주파수 변조기
|
5 |
5
청구항 4에 있어서,제2 누산기는,판정기에서 판정된 부호가 - 이면, 게인을 증가시키는 것을 특징으로 하는 FMCW 주파수 변조기
|
6 |
6
청구항 5에 있어서,분주 비율의 주기 마다 게인 조정이 이루어지는 것을 특징으로 하는 FMCW 주파수 변조기
|
7 |
7
청구항 3에 있어서,DLF는,BBPFD에서 출력되는 차 신호에 제1 가중치를 적용하여 누산하되, 누산시 AGC에 의해 이득이 조정된 FMPG에서 생성되는 첩 신호를 함께 누산하는 것을 특징으로 하는 FMCW 주파수 변조기
|
8 |
8
청구항 7에 있어서,DLF는,BBPFD에서 출력되는 차 신호에 제2 가중치를 적용하여 더 누산하는 것을 특징으로 하는 FMCW 주파수 변조기
|
9 |
9
청구항 1에 있어서,DLF의 출력 신호를 선형으로 보상하는 보상부;를 더 포함하고,DCO는,보상부에서 보상된 신호를 기초로, 첩 신호를 생성하여 FMCW 신호로 출력하는 것을 특징으로 하는 FMCW 주파수 변조기
|
10 |
10
FMPG(Frequency Modulation Profile Generator)가, 첩 신호를 생성하여 DLF(Digital Loop Filter)와 MMD(Multi-Modulus Divider)로 인가하는 단계;AGC(Automatic Gain Controller)가 FMPG에서 생성되어 DLF로 인가되는 첩 신호의 이득을 조정하는 단계;BBPFD(Bang-Bang Phase-Frequency Detector)가 기준 신호와 MMD의 출력 신호 간의 차를 산출하는 단계;DLF가, BBPFD에서 출력되는 차 신호를 누산하되, 누산시 AGC에 의해 이득이 조정된 첩 신호를 이용하는 단계;DCO(Digitally-Controlled Oscillator)가, DLF의 출력 신호를 기초로, 첩 신호를 생성하여 FMCW(Frequency Modulated Continuous Wave) 신호로 출력하는 단계;MMD가, DCO에서 생성된 첩 신호를 분주하되, FMPG에서 생성된 첩 신호를 기초로 분주 비율을 변조하는 단계;를 포함하는 것을 특징으로 하는 FMCW 주파수 변조방법
|
11 |
11
기준 신호와 MMD의 출력 신호 간의 차를 산출하는 BBPFD(Bang-Bang Phase-Frequency Detector);BBPFD에서 출력되는 차 신호를 누산하는 DLF(Digital Loop Filter);DLF의 출력 신호를 선형으로 보상하는 보상부;보상부에서 보상된 신호를 기초로, 첩 신호를 생성하여 FMCW 신호로 출력하는 DCO(Digitally-Controlled Oscillator);DCO에서 생성된 첩 신호를 분주하는 MMD(Multi-Modulus Divider);를 포함하는 것을 특징으로 하는 FMCW 주파수 변조기
|
12 |
12
BBPFD(Bang-Bang Phase-Frequency Detector)가, 기준 신호와 MMD의 출력 신호 간의 차를 산출하는 단계;DLF(Digital Loop Filter)가, BBPFD에서 출력되는 차 신호를 누산하는 단계;보상부가, DLF의 출력 신호를 선형으로 보상하는 단계;DCO(Digitally-Controlled Oscillator)가, 보상부에서 보상된 신호를 기초로, 첩 신호를 생성하여 FMCW 신호로 출력하는 단계;MMD(Multi-Modulus Divider)가, DCO에서 생성된 첩 신호를 분주하는 단계;를 포함하는 것을 특징으로 하는 FMCW 주파수 변조방법
|