1 |
1
표시 장치의 스캔 드라이버에 있어서, 상기 스캔 드라이버는 복수의 스테이지들을 포함하고,각 스테이지는,복수의 스캔 트랜지스터를 포함하고, 상기 복수의 스캔 트랜지스터를 이용하여 스캔 라인을 구동하는 스캔 신호를 출력하는 스캔부; 및시작 신호, 데이터 전압, 및 스캔 제어 신호를 입력받고, 상기 스캔부에 스캔 개시 신호로서, 상기 시작 신호 및 상기 데이터 전압 중 적어도 하나를 선택적으로 출력하는 메모리부를 포함하고,상기 시작 신호는 초기 시작 신호 및 이전 스테이지의 스캔 신호를 포함하고,상기 메모리부는,프로그래밍 모드에서, 상기 스캔 개시 신호로서, 상기 시작 신호를 상기 스캔부에 출력하고,선택적 스캔 구동 모드에서, 상기 시작 신호를 출력하지 않고, 상기 스캔 개시 신호로서, 상기 데이터 전압을 상기 스캔부에 출력하는,스캔 드라이버
|
2 |
2
제1항에 있어서, 상기 메모리부는,상기 시작 신호가 인가되는 제1 노드와 연결되는 게이트 전극, 상기 데이터 전압이 인가되는 제2 노드와 연결되는 소스 전극, 및 제3 노드와 연결되는 드레인 전극을 포함하는 제1 메모리 트랜지스터;상기 제3 노드와 연결되는 게이트 전극, 상기 제2 노드와 연결되는 소스 전극, 및 제4 노드와 연결되는 드레인 전극을 포함하는 제2 메모리 트랜지스터; 및상기 스캔 제어 신호가 인가되는 게이트 전극, 상기 제1 노드와 연결되는 소스 전극, 및 상기 제4 노드와 연결되는 드레인 전극을 포함하는 제3 메모리 트랜지스터를 포함하는 것을 특징으로 하는,스캔 드라이버
|
3 |
3
제2항에 있어서, 상기 스캔부는 상기 제4 노드를 통해 상기 스캔 개시 신호를 입력받는 것을 특징으로 하는,스캔 드라이버
|
4 |
4
제2항에 있어서, 상기 메모리부는,상기 제3 노드와 연결되는 제1 전극, 및 상기 스캔부의 로우 레벨 전압이 인가되는 제5 노드와 연결되는 제2 전극을 포함하는 메모리 커패시터를 더 포함하는 것을 특징으로 하는,스캔 드라이버
|
5 |
5
제2항에 있어서,상기 제1 메모리 트랜지스터, 상기 제2 메모리 트랜지스터, 및 상기 제3 메모리 트랜지스터는 n-MOS 트랜지스터인 것을 특징으로 하는,스캔 드라이버
|
6 |
6
제2항에 있어서, 상기 프로그래밍 모드에서,상기 시작 신호는 첫 구간 동안 로직 하이 레벨을 가지고,상기 스캔 제어 신호는 로직 하이 레벨로 유지되고,영상 데이터는 모든 구간에서 업데이트되는 것을 특징으로 하는,스캔 드라이버
|
7 |
7
제2항에 있어서, 상기 선택적 스캔 구동 모드에서,상기 시작 신호는 모든 구간 동안 로직 로우 레벨을 가지고,영상 데이터는 저주사율 구동 영역에서 홀드되고, 고주사율 구동 영역에서 업데이트되는 것을 특징으로 하는,스캔 드라이버
|
8 |
8
제7항에 있어서,상기 선택적 스캔 구동 모드에서,상기 스캔 제어 신호는 상기 고주사율 구동 영역의 직전 구간 및 상기 고주사율 구동 영역의 마지막 구간에서 로직 로우 레벨을 가지는 것을 특징으로 하는,스캔 드라이버
|
9 |
9
제2항에 있어서, 상기 스캔부는,적어도 하나의 상기 스캔 트랜지스터를 통해 상기 제4 노드와 연결되는 Q노드를 포함하는 것을 특징으로 하는,스캔 드라이버
|
10 |
10
제9항에 있어서,상기 Q노드는 상기 제2 메모리 트랜지스터 및 상기 제3 메모리 트랜지스터 중 적어도 하나를 이용하여 리셋되는 것을 특징으로 하는,스캔 드라이버
|
11 |
11
제1항에 있어서, 상기 메모리부는,상기 시작 신호가 인가되는 제1 노드와 연결되는 게이트 전극, 상기 데이터 전압이 인가되는 제2 노드와 연결되는 소스 전극, 및 제3-1 노드와 연결되는 드레인 전극을 포함하는 제1 메모리 트랜지스터;제3-2 노드와 연결되는 게이트 전극, 상기 제2 노드와 연결되는 소스 전극, 및 제4 노드와 연결되는 드레인 전극을 포함하는 제2 메모리 트랜지스터;상기 스캔 제어 신호가 인가되는 게이트 전극, 상기 제1 노드와 연결되는 소스 전극, 및 상기 제4 노드와 연결되는 드레인 전극을 포함하는 제3 메모리 트랜지스터; 및메모리 제어 신호가 인가되는 게이트 전극, 상기 제3-1 노드와 연결되는 소스 전극, 및 상기 제3-2노드와 연결되는 드레인 전극을 포함하는 제4 메모리 트랜지스터를 포함하는 것을 특징으로 하는,스캔 드라이버
|
12 |
12
제11항에 있어서, 상기 메모리부는,상기 제3-2 노드와 연결되는 제1 전극, 및 상기 스캔부의 로우 레벨 전압이 인가되는 제5 노드와 연결되는 제2 전극을 포함하는 메모리 커패시터를 더 포함하는 것을 특징으로 하는,스캔 드라이버
|
13 |
13
제11항에 있어서, 상기 제1 메모리 트랜지스터, 상기 제2 메모리 트랜지스터, 및 상기 제3 메모리 트랜지스터는 p-MOS 트랜지스터이고,상기 제4 메모리 트랜지스터는 n-MOS 트랜지스터인 것을 특징으로 하는,스캔 드라이버
|
14 |
14
제11항에 있어서, 메모리 제어 신호는,상기 프로그래밍 모드에서 로직 하이 레벨로 유지됨으로써 상기 제4 메모리 트랜지스터를 턴-온시키고,상기 선택적 스캔 구동 모드에서 로직 레벨이 변경됨으로써 상기 제4 메모리 트랜지스터를 제어하는 것을 특징으로 하는,스캔 드라이버
|
15 |
15
복수의 화소 행들을 포함하는 표시 패널;상기 복수의 화소 행들 각각에 데이터 신호들을 제공하는 데이터 드라이버;상기 복수의 화소 행들에 복수의 스캔 신호들을 각각 제공하는 스캔 드라이버; 및상기 데이터 드라이버 및 상기 스캔 드라이버를 제어하는 컨트롤러를 포함하고,상기 스캔 드라이버는 복수의 스테이지들을 포함하고,각 스테이지는,복수의 스캔 트랜지스터를 포함하고, 상기 복수의 스캔 트랜지스터를 이용하여 스캔 라인을 구동하는 스캔 신호를 출력하는 스캔부; 및시작 신호, 데이터 전압, 및 스캔 제어 신호를 입력받고, 상기 스캔부에 스캔 개시 신호로서, 상기 시작 신호 및 상기 데이터 전압 중 적어도 하나를 선택적으로 출력하는 메모리부를 포함하고,상기 시작 신호는 초기 시작 신호 및 이전 스테이지의 스캔 신호를 포함하고,상기 메모리부는,프로그래밍 모드에서, 상기 스캔 개시 신호로서, 상기 시작 신호를 상기 스캔부에 출력하고,선택적 스캔 구동 모드에서, 상기 시작 신호를 출력하지 않고, 상기 스캔 개시 신호로서, 상기 데이터 전압을 상기 스캔부에 출력하는,표시 장치
|