맞춤기술찾기

이전대상기술

I/Q 신호 발생 장치 및 이를 이용한 위상 천이 장치

  • 기술번호 : KST2023010002
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 I/Q 신호 발생 장치 및 이를 이용한 위상 천이 장치가 제공된다. I/Q 신호 발생 장치는 일단이 제1 입력 단자에 연결되고 타단이 제1 출력 단자에 연결되는 제1 공진 회로 및 일단이 제1 공진 회로의 타단 또는 제2 입력 단자에 연결되며, 타단이 제2 출력 단자에 연결되는 제2 공진 회로를 포함한다. 제1 공진 회로와 제2 공진 회로는 각각, 저항과, 저항에 병렬로 연결된 캐패시터 그리고 저항과 캐패시터 사이에 크로스 형태로 연결되는 인덕터를 포함한다.
Int. CL H03H 11/22 (2006.01.01) H03D 7/12 (2006.01.01) H03B 27/00 (2006.01.01)
CPC H03H 11/22(2013.01) H03D 7/125(2013.01) H03B 27/00(2013.01)
출원번호/일자 1020220053411 (2022.04.29)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2023-0153696 (2023.11.07) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2022.07.18)
심사청구항수 14

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 박진석 대전광역시 유성구
2 문성모 대전광역시 유성구
3 이병선 대전광역시 유성구
4 임준한 대전광역시 유성구
5 장동필 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이철희 대한민국 서울특별시 강남구 도곡로**길 **(역삼동) 베리타스빌딩, *-*층(베리타스국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2022.04.29 수리 (Accepted) 1-1-2022-0462119-90
2 [심사청구]심사청구서·우선심사신청서
2022.07.18 수리 (Accepted) 1-1-2022-0746216-04
3 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2022.11.16 수리 (Accepted) 1-1-2022-1221614-72
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
일단이 제1 입력 단자에 연결되고 타단이 제1 출력 단자에 연결되는 제1 공진 회로; 및일단이 상기 제1 공진 회로의 타단 또는 제2 입력 단자에 연결되며, 타단이 제2 출력 단자에 연결되는 제2 공진 회로를 포함하며, 상기 제1 공진 회로와 상기 제2 공진 회로는 각각, 저항과, 상기 저항에 병렬로 연결된 캐패시터 그리고 상기 저항과 상기 캐패시터 사이에 크로스 형태로 연결되는 인덕터를 포함하는, I/Q 신호 발생 장치
2 2
제1항에 있어서,상기 인덕터는 해당 공진 회로의 출력과 다른 공진 회로의 입력 사이에 크로스 연결되는 형태로 배치되는, I/Q 신호 발생 장치
3 3
제1항에 있어서,상기 제1 출력 단자로부터의 제1 출력 신호와 상기 제2 출력 단자로부터의 제2 출력 신호의 비는 에 비례하며, R은 상기 저항의 값을 나타내고, C는 상기 캐패시터의 값을 나타내며, L은 상기 인덕터의 값을 나타내고, W는 2π*주파수를 나타내는, I/Q 신호 발생 장치
4 4
제1항에 있어서,상기 인덕터의 값과 상기 캐패시터의 값은 서로 공진하도록 설정되며, 상기 저항의 값은 =1이 되는 값을 가지도록 설정되는, R은 상기 저항의 값을 나타내고, C는 상기 캐패시터의 값을 나타내며, L은 상기 인덕터의 값을 나타내고, W는 2π*주파수를 나타내는, I/Q 신호 발생 장치
5 5
제1항에 있어서,일단이 제3 입력 단자에 연결되고 타단이 제3 출력 단자에 연결되는 제3 공진 회로; 및일단이 상기 제3 공진 회로의 타단 또는 제4 입력 단자에 연결되며, 타단이 제4 출력 단자에 연결되는 제4 공진 회로를 더 포함하며, 상기 제3 공진 회로와 상기 제4 공진 회로는 각각, 저항과, 상기 저항에 병렬로 연결된 캐패시터 그리고 상기 저항과 상기 캐패시터 사이에 크로스 형태로 연결되는 인덕터를 포함하는, I/Q 신호 발생 장치
6 6
제5항에 있어서,상기 제1 공진 회로는, 일단이 상기 제1 입력 단자에 연결되고 타단이 상기 제1 출력 단자에 연결된 제1 저항;상기 제1 저항과 병렬로 연결되면서, 일단이 상기 제1 저항의 일단에 연결되고 타단이 상기 제2 공진 회로의 저항의 타단에 연결된 제1 캐패시터; 및일단이 상기 제1 저항의 타단에 연결되고 타단이 상기 제2 공진 회로의 저항의 일단에 연결되는 제1 인덕터를 포함하는, I/Q 신호 발생 장치
7 7
제6항에 있어서,상기 제2 공진 회로는,일단이 상기 제2 입력 단자 또는 상기 제1 공진 회로의 제1 인덕터의 타단에 연결되고, 타단이 상기 제2 출력 단자에 연결된 제2 저항;상기 제2 저항과 병렬로 연결되면서, 일단이 상기 제2 저항의 일단에 연결되고 타단이 상기 제3 공진 회로의 저항의 타단에 연결된 제2 캐패시터; 및일단이 상기 제2 저항의 타단에 연결되고 타단이 상기 제3 공진 회로의 저항의 일단에 연결되는 제2 인덕터를 포함하는, I/Q 신호 발생 장치
8 8
제7항에 있어서,상기 제3 공진 회로는,일단이 상기 제3 입력 단자 또는 상기 제2 공진 회로의 제2 인덕터의 타단에 연결되고, 타단이 상기 제3 출력 단자에 연결된 제3 저항;상기 제3 저항과 병렬로 연결되면서, 일단이 상기 제3 저항의 일단에 연결되고 타단이 상기 제4 공진 회로의 저항의 타단에 연결된 제3 캐패시터; 및일단이 상기 제3 저항의 타단에 연결되고 타단이 상기 제4 공진 회로의 저항의 일단에 연결되는 제3 인덕터를 포함하는, I/Q 신호 발생 장치
9 9
제8항에 있어서,상기 제4 공진 회로는,일단이 상기 제4 입력 단자 또는 상기 제3 공진 회로의 제3 인덕터의 타단에 연결되고, 타단이 상기 제4 출력 단자에 연결된 제4 저항;상기 제4 저항과 병렬로 연결되면서, 일단이 상기 제4 저항의 일단에 연결되고 타단이 상기 제1 공진 회로의 저항의 타단에 연결된 제4 캐패시터; 및일단이 상기 제4 저항의 타단에 연결되고 타단이 상기 제1 공진 회로의 저항의 일단에 연결되는 제4 인덕터를 포함하는, I/Q 신호 발생 장치
10 10
위상 신호를 생성하도록 구성된 I/Q(In-phase/Quadrature-phase) 신호 발생 장치;전류 제어 신호를 생성하도록 구성된 벡터 제어기;상기 위상 신호와 상기 전류 제어 신호에 기반하여 입력되는 위상 벡터들의 크기 및 방향을 조절하고 이에 대응하는 모듈레이션 신호를 생성하도록 구성된 벡터 발생기를 포함하고,상기 I/Q 신호 발생 장치는 일단이 제1 입력 단자에 연결되고 타단이 제1 출력 단자에 연결되는 제1 공진 회로; 및일단이 상기 제1 공진 회로의 타단 또는 제2 입력 단자에 연결되며, 타단이 제2 출력 단자에 연결되는 제2 공진 회로를 포함하며, 상기 제1 공진 회로와 상기 제2 공진 회로는 각각, 저항과, 상기 저항에 병렬로 연결된 캐패시터 그리고 상기 저항과 상기 캐패시터 사이에 크로스 형태로 연결되는 인덕터를 포함하는, 위상 천이 장치
11 11
제10항에 있어서,상기 인덕터는 해당 공진 회로의 출력과 다른 공진 회로의 입력 사이에 크로스 연결되는 형태로 배치되는, 위상 천이 장치
12 12
제10항에 있어서,상기 제1 출력 단자로부터의 제1 출력 신호와 상기 제2 출력 단자로부터의 제2 출력 신호의 비는 에 비례하며, R은 상기 저항의 값을 나타내고, C는 상기 캐패시터의 값을 나타내며, L은 상기 인덕터의 값을 나타내고, W는 2π*주파수를 나타내는, 위상 천이 장치
13 13
제10항에 있어서,상기 인덕터의 값과 상기 캐패시터의 값은 서로 공진하도록 설정되며, 상기 저항의 값은 =1이 되는 값을 가지도록 설정되는, R은 상기 저항의 값을 나타내고, C는 상기 캐패시터의 값을 나타내며, L은 상기 인덕터의 값을 나타내고, W는 2π*주파수를 나타내는, 위상 천이 장치
14 14
제10항에 있어서,상기 I/Q 신호 발생 장치는,일단이 제3 입력 단자에 연결되고 타단이 제3 출력 단자에 연결되는 제3 공진 회로; 및일단이 상기 제3 공진 회로의 타단 또는 제4 입력 단자에 연결되며, 타단이 제4 출력 단자에 연결되는 제4 공진 회로를 더 포함하며, 상기 제3 공진 회로와 상기 제4 공진 회로는 각각, 저항과, 상기 저항에 병렬로 연결된 캐패시터 그리고 상기 저항과 상기 캐패시터 사이에 크로스 형태로 연결되는 인덕터를 포함하는, 위상 천이 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 한국전자통신연구원 한국전자통신연구원연구개발지원(R&D) [전문연구실] 위성탑재체 핵심원천 기술 개발