1 |
1
차동의 입력 신호를 증폭하여, 증폭 신호를 출력하는 차동 증폭 회로와, 상기 증폭 신호에 비례한 전위를 공급하는 게인 비례 회로와, 상기 게인 비례 회로로부터 공급된 상기 전위를 유지하는 전위 유지 회로와, 상기 전위 유지 회로에 의해 유지된 상기 전위와 기준 전위를 비교하여 검출 신호를 출력하는 비교 회로 를 구비하는 것을 특징으로 하는 스켈치 검출 회로
|
2 |
2
제1항에 있어서, 상기 차동 증폭 회로는, 차동의 상기 입력 신호를 증폭하고, 싱글 엔드의 상기 증폭 신호를 출력하는 제1 OP 앰프로 구성되고, 상기 게인 비례 회로는, 싱글 엔드의 상기 증폭 신호를 제어 전극에 입력하고, 제1 전류 전극으로부터 상기 전위 유지 회로에 전위를 공급하는 n형 트랜지스터로 구성되고, 상기 전위 유지 회로는, 한쪽의 단자가 상기 n형 트랜지스터의 제1 전류 전극에 접속되고, 다른 쪽의 단자가 GND에 접속되어 있는 제1 전류원과, 한쪽의 단자가 상기 n형 트랜지스터의 제1 전류 전극 및 상기 제1 전류원에 접속되고, 다른 쪽의 단자가 GND에 접속되어 있는 제1 용량으로 구성되고, 상기 비교 회로는, 상기 전위 유지 회로에 의해 유지된 상기 전위와 상기 기준 전위가 입력되는 제2 OP 앰프로 구성되어 있는 것을 특징으로 하는 스켈치 검출 회로
|
3 |
3
제1항에 있어서, 상기 차동 증폭 회로는, 차동의 상기 입력 신호를 증폭하고, 싱글 엔드의 상기 증폭 신호를 출력하는 제1 OP 앰프로 구성되고, 상기 게인 비례 회로는, 싱글 엔드의 상기 증폭 신호를 제어 전극에 입력하고, 제1 전류 전극으로부터 상기 전위 유지 회로에 전위를 공급하는 p형 트랜지스터로 구성되고, 상기 전위 유지 회로는, 한쪽의 단자가 상기 p형 트랜지스터의 제1 전류 전극에 접속되고, 다른 쪽의 단자가 전원 전위에 접속되어 있는 제1 전류원과, 한쪽의 단자가 상기 p형 트랜지스터의 제1 전류 전극 및 상기 제1 전류원에 접속되고, 다른 쪽의 단자가 전원 전위에 접속되어 있는 제1 용량으로 구성되고, 상기 비교 회로는, 상기 전위 유지 회로에 의해 유지된 상기 전위와 상기 기준 전위가 입력되는 제2 OP 앰프로 구성되어 있는 것을 특징으로 하는 스켈치 검출 회로
|
4 |
4
제1항에 있어서, 상기 차동 증폭 회로는, 차동의 상기 입력 신호를 증폭하고, 차동의 상기 증폭 신호를 출력하는 제3 OP 앰프로 구성되고, 상기 게인 비례 회로는, 차동의 한쪽의 상기 증폭 신호를 제어 전극에 입력하고, 제1 전류 전극으로부터 상기 전위 유지 회로에 전위를 공급하는 제1 n형 트랜지스터와, 차동의 다른 쪽의 상기 증폭 신호를 제어 전극에 입력하고, 제1 전류 전극으로부터 상기 전위 유지 회로에 전위를 공급하는 제2 n형 트랜지스터로 구성되고, 상기 전위 유지 회로는, 한쪽의 단자가 상기 제1 및 제2 n형 트랜지스터의 제1 전류 전극에 접속되고, 다른 쪽의 단자가 GND에 접속되어 있는 제2 전류원과, 한쪽의 단자가 상기 제1 및 제2 n형 트랜지스터의 제1 전류 전극 및 상기 제2 전류원에 접속되고, 다른 쪽의 단자가 GND에 접속되어 있는 제2 용량으로 구성되고, 상기 비교 회로는, 상기 전위 유지 회로에 의해 유지된 상기 전위와 상기 기준 전위가 입력되는 제4 OP 앰프로 구성되어 있는 것을 특징으로 하는 스켈치 검출 회로
|
5 |
5
제1항에 있어서, 상기 차동 증폭 회로는, 차동의 상기 입력 신호를 증폭하고, 차동의 상기 증폭 신호를 출력하는 제3 OP 앰프로 구성되고, 상기 게인 비례 회로는, 차동의 한쪽의 상기 증폭 신호를 제어 전극에 입력하고, 제1 전류 전극으로부터 상기 전위 유지 회로에 전위를 공급하는 제1 p형 트랜지스터와, 차동의 다른 쪽의 상기 증폭 신호를 제어 전극에 입력하고, 제1 전류 전극으로부터 상기 전위 유지 회로에 전위를 공급하는 제2 p형 트랜지스터로 구성되고, 상기 전위 유지 회로는, 한쪽의 단자가 상기 제1 및 제2 p형 트랜지스터의 제1 전류 전극에 접속되고, 다른 쪽의 단자가 전원 전위에 접속되어 있는 제2 전류원과, 한쪽의 단자가 상기 제1 및 제2 p형 트랜지스터의 제1 전류 전극 및 상기 제2 전류원에 접속되고, 다른 쪽의 단자가 전원 전위에 접속되어 있는 제2 용량으로 구성되고, 상기 비교 회로는, 상기 전위 유지 회로에 의해 유지된 상기 전위와 상기 기준 전위가 입력되는 제4 OP 앰프로 구성되어 있는 것을 특징으로 하는 스켈치 검출 회로
|
6 |
6
제1항 내지 제5항 중 어느 한 항에 있어서, 상기 차동 증폭 회로, 상기 게인 비례 회로 및 상기 전위 유지 회로와 동일한 회로 구성을 갖고, 차동의 상기 입력 신호를 대신하여 일정한 전압이 인가되는 복제 회로를 더 구비하며, 상기 비교 회로는, 상기 기준 전위 대신에 상기 복제 회로로부터의 출력 전위가 입력되는 것을 특징으로 하는 스켈치 검출 회로
|
7 |
6
제1항 내지 제5항 중 어느 한 항에 있어서, 상기 차동 증폭 회로, 상기 게인 비례 회로 및 상기 전위 유지 회로와 동일한 회로 구성을 갖고, 차동의 상기 입력 신호를 대신하여 일정한 전압이 인가되는 복제 회로를 더 구비하며, 상기 비교 회로는, 상기 기준 전위 대신에 상기 복제 회로로부터의 출력 전위가 입력되는 것을 특징으로 하는 스켈치 검출 회로
|