맞춤기술찾기

이전대상기술

고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에변환 장치 및 그를 이용한 CCK 변/복조 장치

  • 기술번호 : KST2015080425
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치 및 그를 이용한 CCK 변/복조 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 통신 시스템의 송수신기에서 고속 변환 처리를 하고 심볼을 검출하기 위하여, FFT 장치를 이용하여 FHT와 CCK 변/복조를 선택적으로 수행할 수 있는, FHT를 선택적으로 수행하는 FFT 장치 및 그를 이용한 CCK 변/복조 장치를 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 고속 푸리에 변환(FFT) 장치에 있어서, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 저장수단; 상기 저장수단의 출력신호에 입력신호를 가산하여 출력하기 위한 가산수단; 상기 저장수단의 출력신호에서 상기 입력신호를 감산하여 출력하기 위한 감산수단; 상기 감산수단의 출력신호에 위상 계수를 곱해서 출력하기 위한 승산수단; 상기 승산수단의 출력신호와 상기 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 및 상기 가산수단의 출력신호와 상기 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단을 포함하는 신호처리수단을 길이 2N(N은 양의 정수임)의 코드에 따라 N개 직렬 구성하여, 두 번째 신호처리수단부터 이전 신호처리수단의 제2 다중화수단의 출력신호를 상기 입력신호로 하며, N번째 신호처리수단에서 상기 저장수단은 2N-1로 직렬 구성되는 것을 특징으로 한다. 4. 발명의 중요한 용도 본 발명은 통신 시스템의 송수신기 등에 이용됨. 고속 푸리에 변환(FFT), 고속 하다마드 변환(FHT), FWT, CCK, WLAN 802.11g, WLAN 802.11a, WLAN 802.11b
Int. CL H04L 27/26 (2006.01)
CPC
출원번호/일자 1020040105824 (2004.12.14)
출원인 한국전자통신연구원
등록번호/일자 10-0585967-0000 (2006.05.25)
공개번호/일자
공고번호/일자 (20060601) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2004.12.14)
심사청구항수 18

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김태준 대한민국 대전 유성구
2 어익수 대한민국 대전 유성구
3 김경수 대한민국 대전 서구
4 정희범 대한민국 대전 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신성특허법인(유한) 대한민국 서울특별시 송파구 중대로 ***, ID타워 ***호 (가락동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2004.12.14 수리 (Accepted) 1-1-2004-0589720-98
2 등록결정서
Decision to grant
2006.05.19 발송처리완료 (Completion of Transmission) 9-5-2006-0287124-17
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
고속 푸리에 변환(FFT) 장치에 있어서, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 저장수단; 상기 저장수단의 출력신호에 입력신호를 가산하여 출력하기 위한 가산수단; 상기 저장수단의 출력신호에서 상기 입력신호를 감산하여 출력하기 위한 감산수단; 상기 감산수단의 출력신호에 위상 계수를 곱해서 출력하기 위한 승산수단; 상기 승산수단의 출력신호와 상기 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 및 상기 가산수단의 출력신호와 상기 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단 을 포함하는 신호처리수단을 길이 2N(N은 양의 정수임)의 코드에 따라 N개 직렬 구성하여, 두 번째 신호처리수단부터 이전 신호처리수단의 제2 다중화수단의 출력신호를 상기 입력신호로 하며, N번째 신호처리수단에서 상기 저장수단은 2N-1로 직렬 구성되는 것을 특징으로 하는 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치
2 2
제 1 항에 있어서, 상기 각 신호처리수단에서, 상기 승산수단을 사용하지 않고, 상기 감산수단의 출력신호를 상기 제1 다중화수단으로 바이패스시켜, 고속 하다마드 변환(FHT)을 수행하는 것을 특징으로 하는 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치
3 3
제 1 항 또는 제 2 항에 있어서, 상기 길이 22의 코드의 경우에, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 제1 저장수단; 상기 제1 저장수단의 출력신호에 입력신호를 가산하여 출력하기 위한 제1 가산수단; 상기 제1 저장수단의 출력신호에서 상기 입력신호를 감산하여 출력하기 위한 제1 감산수단; 상기 제1 감산수단의 출력신호에 제1 위상 계수(W0)를 곱해서 출력하기 위한 제1 승산수단; 상기 제1 승산수단의 출력신호와 상기 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 상기 제1 가산수단의 출력신호와 상기 제1 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단; 제3 다중화수단의 출력신호를 일시 저장한 후 출력하는 제2 저장수단; 상기 제2 저장수단의 출력신호를 일시 저장한 후 출력하는 제3 저장수단; 상기 제3 저장수단의 출력신호에 상기 제2 다중화수단의 출력신호를 가산하여 출력하기 위한 제2 가산수단; 상기 제3 저장수단의 출력신호에서 상기 제2 다중화수단의 출력신호를 감산하여 출력하기 위한 제2 감산수단; 상기 감산수단의 출력신호에 제2 위상 계수(W1)를 곱해서 출력하기 위한 제2 승산수단; 상기 제2 승산수단의 출력신호와 상기 제2 다중화수단의 출력신호 중 하나를 선택 출력하기 위한 상기 제3 다중화수단; 및 상기 제2 가산수단의 출력신호와 상기 제3 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제4 다중화수단 을 포함하는 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치
4 4
제 3 항에 있어서, CCK(Complementary Code Keying) 변조를 위한 하기 [수학식 1]의 위상값들은, 하기의 [수학식 2]의 왈쉬 변환으로 구해질 수 있는 것을 특징으로 하는 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치
5 5
제 4 항에 있어서, 하기의 [수학식 3] 및 [수학식 4]를 통해 왈시 코드 행렬의 역변환이 하다마다 코드로 나타나므로, FFT 모듈을 이용하여 변복조 가능한 것을 특징으로 하는 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치
6 6
CCK(Complementary Code Keying) 변조 장치에 있어서, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 저장수단; 상기 저장수단의 출력신호에 입력신호를 가산하여 출력하기 위한 가산수단; 상기 제1 저장수단의 출력신호와 상기 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 및 상기 제1 가산수단의 출력신호와 상기 제1 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단 을 포함하는 신호처리수단을 길이 2N(N은 양의 정수임)의 코드에 따라 N개 직렬 구성하여, 두 번째 신호처리수단부터 이전 신호처리수단의 제2 다중화수단의 출력신호를 입력신호로 하며, N번째 신호처리수단에서 상기 저장수단은 2N-1로 직렬 구성되는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 변조 장치
7 7
제 6 항에 있어서, 상기 길이 23의 코드의 경우에, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 제1 저장수단; 상기 제1 저장수단의 출력신호에 입력신호를 가산하여 출력하기 위한 제1 가산수단; 상기 제1 저장수단의 출력신호와 상기 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 상기 제1 가산수단의 출력신호와 상기 제1 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단; 제3 다중화수단의 출력신호를 일시 저장한 후 출력하는 제2 및 제3 저장수단; 상기 제3 저장수단의 출력신호에 상기 제2 다중화수단의 출력신호를 가산하여 출력하기 위한 제2 가산수단; 상기 제3 저장수단의 출력신호와 상기 제2 다중화수단의 출력신호 중 하나를 선택 출력하기 위한 상기 제3 다중화수단; 상기 제2 가산수단의 출력신호와 상기 제3 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제4 다중화수단; 제5 다중화수단의 출력신호를 일시 저장한 후 출력하는 제4 저장수단; 상기 제4 저장수단의 출력신호를 일시 저장한 후 출력하는 제5 저장수단; 상기 제5 저장수단의 출력신호를 일시 저장한 후 출력하는 제6 저장수단; 상기 제6 저장수단의 출력신호를 일시 저장한 후 출력하는 제7 저장수단; 상기 제7 저장수단의 출력신호에 상기 제4 다중화수단의 출력신호를 가산하여 출력하기 위한 제3 가산수단; 상기 제7 저장수단의 출력신호와 상기 제4 다중화수단의 출력신호 중 하나를 선택 출력하기 위한 상기 제5 다중화수단; 및 상기 제3 가산수단의 출력신호와 상기 제7 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제6 다중화수단 을 포함하는 고속 푸리에 변환(FFT) 구조의 CCK 변조 장치
8 8
제 6 항 또는 제 7 항에 있어서, 상기 고속 푸리에 변환(FFT) 구조를 이용한 CCK 변조 모듈을 이용하여 IEEE802
9 9
CCK(Complementary Code Keying) 복조 장치에 있어서, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 제1 저장수단; 제1 소정 위상을 구하기 위해, 홀수 칩과 짝수 칩에 컨주게이션된 값을 곱한 값들의 합(복소수)을 위상으로 바꿔, 상기 제1 소정 위상의 연판정(soft decision) 값을 구하기 위한 제1 심볼검출수단; 상기 제1 소정 위상이 출력될 때, 이를 다중화시켜 컨주케이트 연산하여 상기 제1 저장수단의 출력신호와 곱해서 역다중화하기 위한 제2 심볼검출수단; 상기 역다중화된 제1 신호와 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 상기 역다중화된 제2 신호와 칩 신호 혹은 이전 신호처리수단의 가산수단의 출력신호를 가산하여 다음 신호처리수단의 가산수단으로 출력하기 위한 가산수단; 첫 번째 신호처리수단에서, 수신된 마지막 번째 칩을 상기 가산수단으로 제공하는 제2 저장수단; 마지막 신호처리수단에서, 상기 가산수단의 출력신호(복소수)를 위상으로 바꿔, 제2 소정 위상을 출력하기 위한 복소수/위상 변환수단; 및 상기 입력신호와 상기 제1 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단 을 포함하는 신호처리수단을 길이 2N(N은 양의 정수임)의 코드에 따라 N개 직렬 구성하여, 두 번째 신호처리수단부터 이전 신호처리수단의 제2 다중화수단의 출력신호를 상기 입력신호로 하며, N번째 신호처리수단에서 상기 제1 저장수단은 2N-1로 직렬 구성되는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
10 10
제 9 항에 있어서, 상기 제1 심볼검출수단 및 상기 복소수/위상 변환수단에서 복소수를 위상으로 변환시키는 변환기는, 룩업테이블(lookup table)로 구현되며, 상기 고속 푸리에 변환(FFT) 구조를 이용한 CCK 복조 모듈을 이용하여 IEEE802
11 11
CCK(Complementary Code Keying) 복조 장치에 있어서, 첫 번째 신호처리수단에서, 입력신호(복소수)를 위상으로 바꿔 출력하기 위한 제1 복소수/위상 변환수단; 제1 다중화수단의 출력신호(위상)를 일시 저장한 후 출력하는 제1 저장수단; 제1 소정 위상을 구하기 위해, 홀수 칩과 짝수 칩에 컨주게이션된 값을 곱한 값들(위상)을 복소수로 바꿔 합을 구하고, 이를 다시 위상으로 바꿔, 상기 제1 소정 위상의 연판정(soft decision) 값을 구하기 위한 제1 심볼검출수단; 상기 제1 소정 위상이 출력될 때, 이를 다중화시켜 상기 제1 저장수단의 출력신호(위상)에서 다중화된 신호를 감산하여 역다중화하기 위한 제2 심볼검출수단; 상기 역다중화된 제1 신호(위상)와 입력신호(위상) 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 상기 역다중화된 제2 신호(위상)를 복소수 변환한 신호와 칩 신호 혹은 이전 신호처리수단의 가산수단의 출력신호(복소수)를 가산하여 다음 신호처리수단의 가산수단으로 출력하기 위한 가산수단; 첫 번째 신호처리수단에서, 수신된 마지막 번째 칩을 상기 가산수단으로 제공하는 제2 저장수단; 마지막 신호처리수단에서, 상기 가산수단의 출력신호(복소수)를 위상으로 바꿔, 제2 소정 위상을 출력하기 위한 제2 복소수/위상 변환수단; 및 상기 입력신호(위상)와 상기 제1 저장수단의 출력신호(위상) 중 하나를 선택 출력하기 위한 제2 다중화수단 을 포함하는 신호처리수단을 길이 2N(N은 양의 정수임)의 코드에 따라 N개 직렬 구성하여, 두 번째 신호처리수단부터 이전 신호처리수단의 제2 다중화수단의 출력신호를 상기 입력신호로 하며, N번째 신호처리수단에서 상기 제1 저장수단은 2N-1로 직렬 구성되는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
12 12
제 11 항에 있어서, 상기 제1 심볼검출수단 및 상기 제1 및 제2 복소수/위상 변환수단에서 복소수를 위상으로 변환시키는 변환기와, 상기 제1 및 제2 심볼검출수단에서 위상을 주파수로 변환시키는 변환기는, 룩업테이블(lookup table)로 구현되며, 상기 고속 푸리에 변환(FFT) 구조를 이용한 CCK 복조 모듈을 이용하여 IEEE802
13 13
CCK(Complementary Code Keying) 복조 장치에 있어서, 버터플라이(butter fly) 구조로 이루어져, 8개의 칩신호 중 제1 내지 제4 칩신호로부터 구한 16개의 제1 상관값을 4개씩 병렬 출력하며, 제5 내지 제8 칩신호로부터 구한 16개의 제2 상관값을 병렬 출력하기 위한 상관수단; 상기 상관수단으로부터 4개씩 병렬로 출력되는 16개의 제1 및 제2 상관값을 각각 저장한 후, 4개씩 순차적으로 출력하는 제1 및 제2 저장수단; 상기 제1 및 제2 저장수단에서 출력되는 4개의 병렬신호(복소수) 값을 위상 값으로 변환하기 위한 제1 및 제2 복소수/위상 변환수단; 상기 제1 및 제2 복소수/위상 변환수단의 출력신호의 차를 계산하여 양자화하기 위한 양자화수단; 상기 양자화수단의 양자화값에 따라, 상기 제2 저장수단에서 출력되는 4개의 병렬신호의 위상을 변환하기 위한 위상변환수단; 상기 제1 저장수단에서 출력되는 4개의 병렬신호와 상기 위상변환수단의 출력신호를 가산하여 신호 크기를 구하기 위한 절대값 계산수단; 및 신호 크기가 결정된 4개의 값 중 가장 큰 값을 저장하고 있다가, 다음번 출력되는 4개의 신호 크기 값 중 가장 큰 값과 비교하여 둘 중 큰 값을 저장하는 비교 및 저장 수단 을 포함하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
14 14
제 13 항에 있어서, 상기 상관수단은, 6개의 버터플라이(butter fly)로 구성되며, 제1 신호처리부는 2개의 버터플라이가 병렬로, 제2 신호처리부는 4개의 버터플라이가 병렬로 연결된 구조를 갖고, 입력된 8개의 칩에 대해서 32개의 상관값을 출력하며, 4개의 상관값이 병렬로 8번 출력되는 구조를 갖는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
15 15
제 14 항에 있어서, 상기 상관수단은, 일반적인 상관기의 BFWB(Basic Fast Walsh Block)로 사용될 수 있으며, 다른 일반적인 상관값을 구하는 방식인 x 1 , x 2 , x 3 , x 4 칩신호로부터 16개의 상관값을 구하고 x 5 , x 6 , x 7 , x 8 칩신호로부터 16개의 상관값을 구한 후 다시 각각의 16개 상관값으로부터 64개의 상관값을 구하는 방식에 사용될 수 있는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
16 16
제 13 항 내지 제 15 항 중 어느 한 항에 있어서, 상기 제1 및 제2 복소수/위상 변환수단, 상기 양자화수단, 상기 위상변환수단, 상기 절대값 계산수단, 상기 비교 및 저장 수단 사이의 신호 처리가 상기 상관수단의 입력신호와 연동해서 처리가 될 수 있을 정도의 속도라면 상기 제2 저장수단을 사용하지 않고 상기 상관수단으로부터의 출력을 상기 복소수/위상 변환수단 및 상기 위상변환수단으로 직접 연결할 수 있는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
17 17
제 16 항에 있어서, 상기 위상변환수단은, 상기 양자화수단으로부터 출력되는 1, j, -1, -j 중 하나의 값이 j이면 복소수 a+jb을 a+jb⇒-b+ja과 같이 처리하고, -j이면 복소수 a+jb을 a+jb⇒b-ja과 같이 처리하는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
18 18
제 17 항에 있어서, 상기 복소수/위상 변환수단은, 룩업테이블(lookpu table)로 구현되는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
19 18
제 17 항에 있어서, 상기 복소수/위상 변환수단은, 룩업테이블(lookpu table)로 구현되는 것을 특징으로 하는 고속 푸리에 변환(FFT) 구조의 CCK 복조 장치
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07391632 US 미국 FAMILY
2 US20060129621 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2006129621 US 미국 DOCDBFAMILY
2 US7391632 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.