맞춤기술찾기

이전대상기술

에스디알(SDR) 기반의 모뎀 플랫폼 장치 및 운용 방법

  • 기술번호 : KST2015093140
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 에스디알(SDR) 기반의 모뎀 플랫폼 장치 및 운용 방법에 관한 것이다. 본 발명에 따른 SDR 기반의 모뎀 플랫폼 장치는, 무선 데이터를 송수신하는 RF 아날로그 모듈; RF 아날로그 모듈로부터 수신한 아날로그 신호를 디지털 형태의 데이터로 변환하는 ADC 모듈; ADC 모듈로부터 수신된 데이터를 데이터 모뎀 신호 처리하거나 상위 계층에서 수신된 데이터를 데이터 모뎀 신호 처리하기 위해서 데이터 전송 경로를 결정하는 단일의 FPGA 모듈; FPGA 모듈의 데이터 전송 경로에 따라 수신된 데이터를 데이터 모뎀 신호 처리하는 DSP 모듈; FPGA 모듈과 DSP 모듈을 제어하거나 DSP 모듈 및 FPGA 모듈과 데이터를 송수신하는 호스트 CPU 모듈; FPGA 모듈과 상위 계층과의 데이터 송수신을 처리하는 외부 인터페이스 모듈; 및 수신된 데이터를 아날로그 신호로 변환하여 RF 아날로그 모듈로 송신하는 DAC 모듈을 포함한다. 본 발명에 따르면, 디지털 통신 시스템의 구현에 있어서, 본 발명에서 제시한 방법으로 플랫폼을 구성할 경우, 하나의 공통된 하드웨어 플랫폼만으로 다양한 변복조 규격을 빠른 시간에 쉽게 구성할 수 있으므로, 개발 기간을 단축시키고, 최적의 성능 시험을 수행할 수 있도록 한 것이다. SDR, 모뎀 플랫폼, FPGA, DSP, ADC, DAC
Int. CL H04L 27/34 (2006.01) H04L 12/26 (2006.01)
CPC H04L 27/34(2013.01) H04L 27/34(2013.01) H04L 27/34(2013.01) H04L 27/34(2013.01)
출원번호/일자 1020040097827 (2004.11.26)
출원인 한국전자통신연구원
등록번호/일자 10-0678493-0000 (2007.01.29)
공개번호/일자 10-2006-0058836 (2006.06.01) 문서열기
공고번호/일자 (20070202) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2004.11.26)
심사청구항수 25

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 조희래 대한민국 대전광역시 유성구
2 이승환 대한민국 대전광역시 유성구
3 조권도 대한민국 대전광역시 서구
4 김덕배 대한민국 대전광역시 유성구
5 김진업 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 대한민국(산업통상자원부장관) 세종특별자치시 한누리대
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2004.11.26 수리 (Accepted) 1-1-2004-0554716-06
2 의견제출통지서
Notification of reason for refusal
2006.05.19 발송처리완료 (Completion of Transmission) 9-5-2006-0287125-52
3 지정기간연장신청서
Request for Extension of Designated Period
2006.07.18 수리 (Accepted) 1-1-2006-0508363-38
4 지정기간연장신청서
Request for Extension of Designated Period
2006.08.21 수리 (Accepted) 1-1-2006-0591772-23
5 의견서
Written Opinion
2006.09.12 수리 (Accepted) 1-1-2006-0657763-48
6 명세서등보정서
Amendment to Description, etc.
2006.09.12 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0657764-94
7 등록결정서
Decision to grant
2007.01.26 발송처리완료 (Completion of Transmission) 9-5-2007-0046052-11
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
다양한 통신 모뎀을 구현하기 위하여 유연성 및 범용성을 가지도록 설계된 모뎀 플랫폼에 있어서,무선 데이터를 송수신하는 RF(Radio Frequency) 아날로그 모듈;상기 RF 아날로그 모듈과 연결되며 상기 RF 아날로그 모듈로부터 수신한 아날로그 신호를 디지털 형태의 데이터로 변환하는 ADC(Analog Digital Converter) 모듈;상기 ADC 모듈에 연결되어 상기 ADC 모듈로부터 수신된 데이터를 데이터 모뎀 신호 처리하거나 상위 계층에서 수신된 데이터를 상기 데이터 모뎀 신호 처리하기 위해서 데이터 전송 경로를 결정하고, 제어 신호를 공급하는 단일의 FPGA(Field Programmable Gate Array) 모듈;상기 FPGA 모듈에 연결되어 상기 FPGA 모듈의 상기 데이터 전송 경로에 따라 수신된 데이터를 상기 데이터 모뎀 신호 처리하는 하나 이상의 DSP(Digital Signal Processor) 모듈;상기 DSP 모듈에 연결되어 상기 FPGA 모듈과 상기 DSP 모듈을 제어하거나 상기 DSP 모듈 및 상기 FPGA 모듈과 데이터를 송수신하고, 상기 DSP 모듈로의 프로그램 다운로드를 담당하는 호스트 CPU 모듈;상기 FPGA 모듈에 연결되어 상기 FPGA 모듈과 상위 계층과의 데이터 송수신을 처리하는 외부 인터페이스 모듈; 및상기 FPGA 모듈에 연결되어 상위 계층에서 수신된 데이터를 상기 DSP 모듈에서 상기 데이터 모뎀 신호 처리한 데이터를 수신하고 수신된 데이터를 아날로그 신호로 변환하여 상기 RF 아날로그 모듈로 송신하는 DAC(Digital Analog Converter) 모듈을 포함하는 SDR 기반의 모뎀 플랫폼 장치
2 2
제1항에 있어서, 상기 DSP 모듈과 FPGA 모듈 사이에서 고속의 데이터 전송을 버퍼링하는 FIFO(First In First Out)를 포함하는 SDR 기반의 모뎀 플랫폼 장치
3 3
제1항에 있어서, 상기 FPGA 모듈과 DSP 모듈 사이에 연결되어 데이터를 교환하는 JTAG(Joint Test Action Group) 인터페이스부를 포함하는 SDR 기반의 모뎀 플랫폼 장치
4 4
제1항에 있어서, 상기 RF 아날로그 모듈, FPGA 모듈, DSP 모듈에 다양한 속도의 클럭(clock)을 공급하는 디지털 클럭 소스장치를 포함하는 SDR 기반의 모뎀 플랫폼 장치
5 5
제1항에 있어서, 상기 외부 인터페이스 모듈은 RS232 및 이더넷 포트를 포함하는 SDR 기반의 모뎀 플랫폼 장치
6 6
제1항에 있어서, 상기 DSP 모듈은 도터(Daughter) 보드 형태로 탈착이 가능하게 설계한 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
7 7
제1항에 있어서, 상기 FPGA 모듈은 DSP 모듈로 처리하기 어려운 FIR(Finite Impulse Response) 필터링과 같은 단순하고 고속 연산을 수행하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
8 8
제1항에 있어서, 상기 ADC 모듈 및 DAC 모듈은 독립적인 구성을 갖는 RF 아날로그 모듈과 케이블이나 커넥터로 연결되는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
9 9
제1항에 있어서, 상기 호스트 CPU 모듈은 DSP 모듈과 연결되어 DSP 모듈로의 프로그램 다운로드를 통해 모뎀의 재구성이 가능하고, 실시간 동작 감시 및 데이터 전송을 수행하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
10 10
제1항에 있어서, 상기 DSP 모듈은 모뎀의 구성을 단순화시켜 관리의 용이성을 위하여 송신용 DSP 모듈과 수신용 DSP 모듈로 분리한 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
11 11
제1항 또는 제10항에 있어서, 상기 송신용 DSP 모듈과 수신용 DSP 모듈로 처리가 불가능할 경우, 추가로 확장이 가능한 DSP 모듈을 추가로 포함하는 SDR 기반의 모뎀 플랫폼 장치
12 12
제11항에 있어서,상기 데이터 전송 경로는 상기 추가로 확장된 DSP 모듈을 고려하여 모뎀 알고리즘의 복잡도에 따라 설정되는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
13 13
제11항에 있어서, 상기 추가로 확장된 DSP 모듈을 플랫폼 보드에 구성한 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
14 14
제11항에 있어서 상기 각각의 DSP에 JTAG 포트를 구성하여 실시간 검증과 감시가 이루어지도록 한 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
15 15
제11항에 있어서, 상기 추가로 확장된 DSP 모듈에는 송수신용 데이터 버퍼 역할을 하는 단일의 FIFO가 연결되는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
16 16
제11항에 있어서, 상기 DSP 모듈은 송신단과 수신단의 복잡도에 따라 최대 3개까지 구성되는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
17 17
제1항에 있어서, 상기 FPGA 모듈은 외부로부터 데이터를 송수신하기 위하여 ADC 모듈, DAC 모듈, MII(Media Independent Interface) 모듈, SDAC(DDS 출력용 DAC) 모듈과 연결된 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 장치
18 18
다양한 통신 모뎀을 구현하기 위하여 유연성 및 범용성을 가지도록 설계된 모뎀 플랫폼에 있어서,a) FPGA 모듈이 MII(Media Independent Interface) 모듈로부터 데이터를 전달받는 단계;b) 상기 FPGA 모듈이 결정한 데이터 전송 경로에 따라 하나 이상의 DSP 모듈에서 디지털 모뎀 신호로 처리하는 단계;c) 상기 FPGA 모듈에서 상기 디지털 모뎀 신호로 처리된 데이터를 수신하는 단계; 및d) 상기 단계 b)에서 처리된 데이터를 DAC 모듈을 통해 RF 아날로그 모듈로 송신하는 단계를 포함하는 SDR 기반의 모뎀 플랫폼 운용 방법
19 19
제18항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 송신용 DSP 모듈을 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
20 20
제18항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 송신용 DSP 모듈과 추가로 확장된 DSP 모듈을 더 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
21 21
제18항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 송신용 DSP 모듈과 추가로 확장된 두 개의 DSP 모듈을 더 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
22 22
다양한 통신 모뎀을 구현하기 위하여 유연성 및 범용성을 가지도록 설계된 모뎀 플랫폼에 있어서,a) FPGA 모듈이 ADC 모듈로부터 데이터를 전달받는 단계; b) 상기 FPGA 모듈이 결정한 데이터 전송 경로에 따라 상기 데이터를 하나 이상의 DSP 모듈에서 디지털 모뎀 신호로 처리하는 단계;c) 상기 FPGA 모듈에서 상기 디지털 모뎀 신호로 처리된 데이터를 수신하는 단계; 및d) 상기 단계 b)에서 상기 디지털 모뎀 신호 처리된 데이터를 MII 모듈을 통해 상위 계층으로 송신하는 단계를 포함하는 SDR 기반의 모뎀 플랫폼 운용 방법
23 23
제22항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 수신용 DSP 모듈을 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
24 24
제22항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 수신용 DSP 모듈과 추가로 확장된 DSP 모듈을 더 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
25 25
제22항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 수신용 DSP 모듈과 추가로 확장된 두 개의 DSP 모듈을 더 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
26 25
제22항에 있어서, 상기 FPGA 모듈의 데이터 전송 경로 설정에서 단일의 수신용 DSP 모듈과 추가로 확장된 두 개의 DSP 모듈을 더 사용하는 것을 특징으로 하는 SDR 기반의 모뎀 플랫폼 운용 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.