1 |
1
삭제
|
2 |
2
소스 폴러워 FET(Source Follower FET)를 갖는 제 1 주파수 혼합부와, 공통 소스 FET(Common Source FET)를 갖는 제 2 주파수 혼합부를 포함하며, 상기 소스 폴러워 FET에 입력된 RF(Radio Frequency) 신호를 상기 공통 소스 FET에 입력된 LO(Local Oscillation) 신호에 따라 주파수 혼합하여 다운 컨버전(down-conversion)된 IF(Intermediate Frequency) 신호를 출력하거나, 상기 공통 소스 FET에 입력된 상기 IF 신호를 상기 공통 소스 FET에 입력된 상기 LO 신호에 따라 상기 소스 폴러워 FET를 통해 주파수 혼합하여 업 컨버전(up-conversion)된 상기 RF 신호를 출력하고,
상기 제 1 주파수 혼합부는, 상기 소스 폴러워 FET의 게이트단-드레인단 사이와, 게이트단-소스단 사이와, 드레인단-소스단 사이에 각각 발생하는 커패시턴스(capacitance)의 보상을 위해 상기 소스 폴러워 FET의 드레인단에 연결되는 제 1 인덕터를 포함하며, 상기 소스 폴러워 FET의 드레인단에 연결되는 상기 제 1 인덕터의 다른 한단이 접지되어 있는 것을 특징으로 하는 저항성 주파수 혼합 장치
|
3 |
3
제 2 항에 있어서,
상기 제 2 주파수 혼합부는, 상기 공통 소스 FET의 게이트단-소스단 사이에 발생하는 커패시턴스의 보상을 위해 상기 공통 소스 FET의 소스단에 연결되는 제 2 인덕터를 포함하며, 상기 공통 소스 FET의 소스단에 연결되는 상기 제 2 인덕터의 다른 한단이 접지되어 있는 것을 특징으로 하는 저항성 주파수 혼합 장치
|
4 |
4
삭제
|
5 |
5
공통 소스 FET(Common Source FET)를 갖는 제 1 주파수 혼합부와, 소스 폴러워 FET(Source Follower FET)를 갖는 제 2 주파수 혼합부를 포함하며, 상기 공통 소스 FET에 입력된 RF(Radio Frequency) 신호를 상기 소스 폴러워 FET에 입력된 LO(Local Oscillation) 신호에 따라 주파수 혼합하여 다운 컨버전(down-conversion)된 IF(Intermediate Frequency) 신호를 출력하거나, 상기 소스 폴러워 FET에 입력된 상기 IF 신호를 상기 소스 폴러워 FET에 입력된 상기 LO 신호에 따라 상기 공통 소스 FET를 통해 주파수 혼합하여 업 컨버전(up-conversion)된 상기 RF 신호를 출력하고,
상기 제 1 주파수 혼합부는, 상기 공통 소스 FET의 게이트단-소스단 사이에 발생하는 커패시턴스의 보상을 위해 상기 공통 소스 FET의 소스단에 연결되는 제 1 인덕터를 포함하며, 상기 공통 소스 FET의 소스단에 연결되는 상기 제 1 인덕터의 다른 한단이 접지되어 있는 것을 특징으로 하는 저항성 주파수 혼합 장치
|
6 |
6
제 5 항에 있어서,
상기 제 2 주파수 혼합부는, 상기 소스 폴러워 FET의 게이트단-드레인단 사이와, 게이트단-소스단 사이와, 드레인단-소스단 사이에 각각 발생하는 커패시턴스(capacitance)의 보상을 위해 상기 소스 폴러워 FET의 드레인단에 연결되는 제 2 인덕터를 포함하며, 상기 소스 폴러워 FET의 드레인단에 연결되는 상기 제 2 인덕터의 다른 한단이 접지되어 있는 것을 특징으로 하는 저항성 주파수 혼합 장치
|
7 |
7
삭제
|
8 |
8
삭제
|
9 |
9
저항성 주파수 혼합 장치를 이용하여 신호 처리하는 방법으로서,
입력되는 RF(Radio Frequency) 신호와 입력되는 LO(Local Oscillation) 신호를 각각 정합하여 출력하는 단계와,
상기 정합 출력된 RF 신호를 소스 폴러워 FET(Source Follower FET)에 입력시키고, 상기 정합 출력된 LO 신호를 공통 소스 FET(Common Source FET)에 입력시키거나, 상기 정합 출력된 RF 신호를 상기 공통 소스 FET에 입력시키고, 상기 정합 출력된 LO 신호를 상기 소스 폴러워 FET에 입력시키는 단계와,
상기 소스 폴러워 FET에 입력된 상기 RF 신호를 상기 공통 소스 FET에 입력된 상기 LO 신호에 따라 주파수 혼합하되, 상기 소스 폴러워 FET의 드레인단에 연결된 제 1 인덕터를 통해 상기 소스 폴러워 FET의 게이트단-드레인단 사이와, 게이트단-소스단 사이와, 드레인단-소스단 사이에 각각 발생하는 커패시턴스(capacitance)를 보상하여 다운 컨버전(down-conversion)된 IF(Intermediate Frequency) 신호를 출력하거나, 상기 공통 소스 FET에 입력된 상기 RF 신호를 상기 소스 폴러워 FET에 입력된 상기 LO 신호에 따라 주파수 혼합하되, 상기 공통 소스 FET의 소스단에 연결된 제 2 인덕터를 통해 상기 공통 소스 FET의 게이트단-소스단 사이에 발생하는 커패시턴스를 보상하여 다운 컨버전된 상기 IF 신호를 출력하는 단계
를 포함하는 저항성 주파수 혼합 장치를 이용한 신호 처리 방법
|
10 |
10
삭제
|
11 |
11
삭제
|
12 |
12
저항성 주파수 혼합 장치를 이용하여 신호 처리하는 방법으로서,
입력되는 IF(Intermediate Frequency) 신호와 입력되는 LO(Local Oscillation) 신호를 각각 정합하여 출력하는 단계와,
상기 정합 출력된 IF 신호와 상기 정합 출력된 LO 신호를 공통 소스 FET(Common Source FET)에 입력시키거나, 상기 정합 출력된 IF 신호와 상기 정합 출력된 LO 신호를 소스 폴러워 FET(Source Follower FET)에 입력시키는 단계와,
상기 공통 소스 FET에 입력된 상기 IF 신호와 상기 LO 신호를 상기 소스 폴러워 FET에 따라 주파수 혼합하되, 상기 소스 폴러워 FET의 드레인단에 연결된 제 1 인덕터를 통해 상기 소스 폴러워 FET의 게이트단-드레인단 사이와, 게이트단-소스단 사이와, 드레인단-소스단 사이에 각각 발생하는 커패시턴스(capacitance)를 보상하여 업 컨버전(up-conversion)된 RF(Radio Frequency) 신호를 출력하거나, 상기 소스 폴러워 FET에 입력된 상기 IF 신호와 상기 LO 신호를 상기 공통 소스 FET에 따라 주파수 혼합하되, 상기 공통 소스 FET의 소스단에 연결된 제 2 인덕터를 통해 상기 공통 소스 FET의 게이트단-소스단 사이에 발생하는 커패시턴스를 보상하여 업 컨버전된 상기 RF 신호를 출력하는 단계
를 포함하는 저항성 주파수 혼합 장치를 이용한 신호 처리 방법
|