1 |
1
현재 심볼 주기에서 입력되는 수신신호를 저장하는 제1 레지스터부; 및
이전 심볼 주기에서 입력된 수신신호를 저장하고 있는 제2 레지스터부를 포함하고,
현재 심볼 주기에서 상기 제2 레지스터부에 저장된 수신신호와 순차적으로 쉬프트 되는 PN 시퀀스의 상호 상관값을 계산하여 심볼 복조를 수행하는 것을 특징으로 하는 복조 장치
|
2 |
2
제 1 항에 있어서,
다음 심볼 주기에서는 상기 제1 레지스터에 저장된 수신신호와 순차적으로 쉬프트 되는 PN 시퀀스의 상호 상관값을 계산하여 심볼 복조를 수행하고,
다음 심볼 주기에서 입력되는 수신신호는 상기 제2 레지스터부에 저장되는 것을 특징으로 하는 복조 장치
|
3 |
3
제 1 항에 있어서,
현재 심볼 주기에서 고정된 PN 시퀀스 값을 갖는 제1 PN 시퀀스부;
현재 심볼 주기에서 PN 시퀀스를 사이클릭 시프트 시키는 제2 시퀀스부; 및
현재 심볼 주기에서 상기 제2 레지스터부에 저장된 수신신호와 상기 제2 시퀀스부에 저장된 PN 시퀀스를 이용하여 상호 상관을 수행하는 트리비얼 곱셈부를 더 포함하는 복조 장치
|
4 |
4
제 1 항에 있어서,
현재 심볼 주기에서 입력되는 입력 신호는 rk*(n)rk(n-2NC)s*(n-2NC)이고, 여기서 rk*(n)는 수신신호의 켤레 복소수, s*(n)는 참조신호, NC는 샘플수임을 특징으로 하는 복조장치
|
5 |
5
제1 심볼 주기에서 입력되는 수신신호를 칩단위로 시프트 하여 저장하고,
제1 심볼 주기에서 이전 심볼 주기에서 입력된 수신신호와 PN 시퀀스의 상호 상관을 계산하고,
제2 심볼 주기에서 상기 칩단위로 시프트 하여 저장된 수신신호와 PN 시퀀스의 상호 상관을 계산하는 것을 포함하는 복조 방법
|
6 |
6
제 5 항에 있어서, 상기 PN 시퀀스는
4-칩 단위로 사이클릭 쉬프트되는 값임을 특징으로 하는 복조 방법
|
7 |
7
제 5 항에 있어서,
제1 심볼 주기에서 입력되는 입력 신호는 rk*(n)rk(n-2NC)s*(n-2NC)이고, 여기서 rk*(n)는 수신신호의 켤레 복소수, s*(n)는 참조신호, NC는 샘플수임을 특징으로 하는 복조 방법
|
8 |
8
입력신호를 칩 단위로 시프트 하여 저장하는 제1 레지스터 및 제2 레지스터부;
PN 시퀀스를 저장하기 위한 제1 PN 시퀀스부 및 제2 시퀀스부;
상기 제1 레지스터 및 제2 레지스터부에 저장된 입력신호와 상기 제1 PN 시퀀스부 및 제2 시퀀스부에 저장된 PN 시퀀스를 칩 단위로 곱하는 제1 트리비얼 곱셈부 및 제2 트리비얼 곱셈부;
제1 트리비얼 곱셈부 및 제2 트리비얼 곱셈부의 출력 신호 크기를 계산하는 MAG 블록; 및
상기 MAG 블록의 계산 값 중 가장 큰 값을 갖는 시점을 동기 시점으로 결정하기 위한 MAX 블록을 포함하고,
상기 동기 시점 이후의 제1 심볼 주기에서 상기 제1 레지스터 및 제1 PN 시퀀스부는 입력신호를 저장하기 위한 저장모드로 동작하고,
제1 심볼 주기에서 상기 제2 레지스터, 제2 트리비얼 곱셈부 및 제2 PN 시퀀스부는 상호 상관 계산을 위한 계산 모드로 동작하는 것을 특징으로 하는 동기-복조 통합 장치
|
9 |
9
제 8 항에 있어서,
제1 심볼 주기에서 상기 제2 PN 시퀀스부의 PN 시퀀스는 4-칩 단위로 사이클릭 쉬프트되는 값임을 특징으로 하는 동기-복조 통합 장치
|
10 |
10
제 8 항에 있어서,
제2 심볼 주기에서 상기 제2 레지스터 및 제2 PN 시퀀스부는 입력신호를 저장하기 위한 저장모드로 동작하고,
제2 심볼 주기에서 상기 제1 레지스터, 제1 트리비얼 곱셈부 및 제1 PN 시퀀스부는 상호 상관 계산을 위한 계산 모드로 동작하는 것을 특징으로 하는 동기-복조 통합 장치
|
11 |
11
제 10 항에 있어서,
제2 심볼 주기에서 상기 제1 PN 시퀀스부의 PN 시퀀스는 4-칩 단위로 사이클릭 쉬프트되는 값임을 특징으로 하는 동기-복조 통합 장치
|
12 |
12
제 10 항에 있어서,
제2 심볼 주기에서 상기 제2 레지스터 및 제2 PN 시퀀스부의 입력 신호는 rk*(n)rk(n-2NC)s*(n-2NC)이고, 여기서 rk*(n)는 수신신호의 켤레 복소수, s*(n)는 참조신호, NC는 샘플수임을 특징으로 하는 동기-복조 통합 장치
|
13 |
13
제 8 항에 있어서,
상기 동기 시점 이후의 제1 심볼 주기에서 상기 제1 레지스터 및 제1 PN 시퀀스부의 입력 신호는 rk*(n)rk(n-2NC)s*(n-2NC)이고, 여기서 rk*(n)는 수신신호의 켤레 복소수, s*(n)는 참조신호, NC는 샘플수임을 특징으로 하는 동기-복조 통합 장치
|