맞춤기술찾기

이전대상기술

읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치와 PCI 버스 제어방법

  • 기술번호 : KST2015125275
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치와 PCI 버스 제어방법에 관한 것이다. 보다 상세하게는 읽기 동작을 상대방의 쓰기 동작으로 치환함으로써 턴어라운드 싸이클에 의한 읽기 동작의 비효율성을 개선할 수 있고, 읽고자 하는 장치가 주소 정보를 전송하고 읽기 요청을 받은 장치가 데이터를 준비하는 동안 PCI 버스는 다른 동작을 수행할 수 있으므로, 지연 시간으로 인한 PCI 버스 자원이 낭비되는 것을 방지할 수 있으며, 기존의 PCI 버스 프로토콜에 대한 위배없이 별도의 로직을 추가함으로써 구현이 가능하므로 기존의 PCI 제어기에도 용이하게 적용될 수 있는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치와 PCI 버스 제어방법에 관한 것이다. 이를 위해 본 발명은 복수개의 장치가 PCI 버스 채널에 전기적으로 연결된 PCI 버스 제어장치에 있어서, 상기 장치들 중 제1 장치가 제2 장치의 데이터를 읽고자 하는 경우, 상기 제2 장치는 상기 제1 장치로 쓰기 요청을 수행하는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치를 제공한다. PCI 버스, 읽기, 쓰기, 턴어라운드 싸이클, 버스트
Int. CL G06F 13/40 (2006.01) G06F 13/36 (2006.01)
CPC G06F 13/4221(2013.01) G06F 13/4221(2013.01) G06F 13/4221(2013.01)
출원번호/일자 1020080084416 (2008.08.28)
출원인 연세대학교 산학협력단
등록번호/일자 10-0976167-0000 (2010.08.10)
공개번호/일자 10-2010-0025744 (2010.03.10) 문서열기
공고번호/일자 (20100816) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.08.28)
심사청구항수 15

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 정의영 대한민국 경기도 성남시 분당구
2 전민제 대한민국 서울특별시 성동구
3 이상택 대한민국 경기도 하남시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인우인 대한민국 서울특별시 강남구 역삼로 ***, *층(역삼동, 중평빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.08.28 수리 (Accepted) 1-1-2008-0614013-52
2 선행기술조사의뢰서
Request for Prior Art Search
2009.05.08 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2009.06.18 수리 (Accepted) 9-1-2009-0037995-15
4 의견제출통지서
Notification of reason for refusal
2010.03.18 발송처리완료 (Completion of Transmission) 9-5-2010-0115116-35
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.05.18 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0318477-16
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.05.18 수리 (Accepted) 1-1-2010-0318446-01
7 등록결정서
Decision to grant
2010.07.30 발송처리완료 (Completion of Transmission) 9-5-2010-0331050-21
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.12.15 수리 (Accepted) 4-1-2011-5252006-10
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.04.24 수리 (Accepted) 4-1-2013-5062749-37
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.06.24 수리 (Accepted) 4-1-2013-5088566-87
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.09.25 수리 (Accepted) 4-1-2014-5114224-78
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
복수의 장치가 PCI 버스 채널에 전기적으로 연결된 PCI 버스 제어장치에 있어서, 상기 복수의 장치에 포함되며, 읽기-쓰기의 치환 기능이 지원되는 제1 장치 및 제2 장치와, 상기 PCI 버스 채널을 통하여 상기 복수의 장치의 채널 드라이브를 제어하는 PCI 브릿지를 포함하고, 상기 제1 장치가 제2 장치의 데이터를 읽고자 하는 경우에 상기 제2 장치는 상기 제1 장치로 쓰기 요청을 수행하고, 상기 제1 장치는 상기 제2 장치에 대한 읽기 요청 후에 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하며, 상기 주소 정보 전송은 상기 PCI 버스 채널의 동작과 독립적으로 병렬로 수행되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
2 2
제1항에 있어서, 상기 제1 장치와 상기 제2 장치는 읽기-쓰기의 치환 기능이 지원되는 장치인 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
3 3
제2항에 있어서, 상기 장치들은 읽기-쓰기의 치환 기능이 지원되는 장치와 읽기-쓰기의 치환 기능이 미지원되는 장치가 공존하는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
4 4
삭제
5 5
삭제
6 6
제1항에 있어서, 상기 주소 정보 전송은 상기 PCI 버스 채널의 동작에서 현재 전송중인 비트수가 상기 PCI 버스의 비트수보다 작은 경우, 미사용중인 AD(Address 0026# Data) 채널을 통해 수행되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
7 7
제1항에 있어서, 상기 주소 정보 전송을 위해 상기 PCI 버스 채널과는 다른 별도의 채널이 구비되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
8 8
제7항에 있어서, 상기 별도의 채널에는 읽기-쓰기의 치환 기능이 지원되는 장치들만 전기적으로 연결되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
9 9
복수의 장치가 PCI 버스 채널에 전기적으로 연결된 PCI 버스 제어장치에 있어서, 상기 복수의 장치에 포함되며, 읽기-쓰기의 치환 기능이 지원되는 제1 장치 및 제2 장치와, 상기 PCI 버스 채널을 통하여 상기 복수의 장치의 채널 드라이브를 제어하는 PCI 브릿지를 포함하고, 상기 제1 장치가 제2 장치의 데이터를 읽고자 하는 경우에 상기 제2 장치는 상기 제1 장치로 쓰기 요청을 수행하고, 상기 제1 장치는 상기 제2 장치에 대한 읽기 요청 후에 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하며, 상기 제1 장치는 자신을 제외한 다른 장치가 상기 PCI 버스 채널을 사용하고 있는 경우에만 상기 주소 정보 전송을 수행하는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
10 10
복수의 장치가 PCI 버스 채널에 전기적으로 연결된 PCI 버스 제어장치에 있어서, 상기 복수의 장치에 포함되며, 읽기-쓰기의 치환 기능이 지원되는 제1 장치 및 제2 장치와, 상기 PCI 버스 채널을 통하여 상기 복수의 장치의 채널 드라이브를 제어하는 PCI 브릿지를 포함하고, 상기 제1 장치가 제2 장치의 데이터를 읽고자 하는 경우에 상기 제2 장치는 상기 제1 장치로 쓰기 요청을 수행하고, 상기 제1 장치는 상기 제2 장치에 대한 읽기 요청 후에 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하며, 상기 제1 장치의 읽기 요청이 버스트(burst)인 경우 상기 제1 장치는 타겟 종료(target-abort) 방식으로 상기 제2 장치의 버스트 전송을 종료하는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
11 11
복수의 장치가 PCI 버스 채널에 전기적으로 연결된 PCI 버스 제어장치에 있어서, 상기 복수의 장치에 포함되며, 읽기-쓰기의 치환 기능이 지원되는 제1 장치 및 제2 장치와, 상기 PCI 버스 채널을 통하여 상기 복수의 장치의 채널 드라이브를 제어하는 PCI 브릿지를 포함하고, 상기 제1 장치가 제2 장치의 데이터를 읽고자 하는 경우에 상기 제2 장치는 상기 제1 장치로 쓰기 요청을 수행하고, 상기 제1 장치는 상기 제2 장치에 대한 읽기 요청 후에 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하며, 상기 제2 장치는 상기 제1 장치와 상기 제2 장치를 제외한 다른 장치들이 상기 PCI 버스를 사용하는 중에 상기 주소 정보를 전송받은 후 상기 제1 장치가 읽고자 하는 데이터를 미리 준비하고 있다가, 상기 쓰기 요청에 대한 승인을 얻으면 즉시 상기 제1 장치로 쓰기 동작을 수행하는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어장치
12 12
(a) PCI 버스 채널에 전기적으로 연결된 제1 장치의 제2 장치에 대한 읽기 요청을 받는 단계와, (b) 상기 제1 장치가 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하는 단계와, (c) 상기 제2 장치가 상기 읽기 요청에 해당하는 데이터를 준비하고 상기 제1 장치에 대한 쓰기 요청을 하는 단계와, (d) 상기 제2 장치가 상기 데이터를 상기 제1 장치로 전송하는 단계를 포함하고, 상기 (a)단계의 읽기 요청이 버스트(burst)인 경우 상기 제1 장치는 타겟 종료(target-abort) 방식으로 상기 제2 장치의 버스트 전송을 종료하는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어방법
13 13
(a) PCI 버스 채널에 전기적으로 연결된 제1 장치의 제2 장치에 대한 읽기 요청을 받는 단계와, (b) 상기 제1 장치가 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하는 단계와, (c) 상기 제2 장치가 상기 읽기 요청에 해당하는 데이터를 준비하고 상기 제1 장치에 대한 쓰기 요청을 하는 단계와, (d) 상기 제2 장치가 상기 데이터를 상기 제1 장치로 전송하는 단계를 포함하고, 상기 (b)단계는 상기 제1 장치 이외의 다른 장치가 상기 PCI 버스 채널을 사용하고 있는 경우에만 수행되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어방법
14 14
(a) PCI 버스 채널에 전기적으로 연결된 제1 장치의 제2 장치에 대한 읽기 요청을 받는 단계와, (b) 상기 제1 장치가 자신의 주소와 상기 제2 장치의 주소를 포함한 주소 정보를 상기 제2 장치로 전송하는 단계와, (c) 상기 제2 장치가 상기 읽기 요청에 해당하는 데이터를 준비하고 상기 제1 장치에 대한 쓰기 요청을 하는 단계와, (d) 상기 제2 장치가 상기 데이터를 상기 제1 장치로 전송하는 단계를 포함하고, 상기 (b)단계는 상기 PCI 버스 채널의 동작과 독립적으로 병렬로 수행되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어방법
15 15
제14항에 있어서, 상기 (b)단계는 상기 PCI 버스 채널의 동작에서 현재 전송중인 비트수가 상기 PCI 버스의 비트수보다 작은 경우, 미사용중인 AD(Address 0026# Data) 채널을 통해 수행되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어방법
16 16
제14항에 있어서, 상기 (b)단계는 상기 PCI 버스 채널과는 다른 별도의 채널에 의해 수행되는 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어방법
17 17
제12항에 있어서, 상기 제1 장치와 상기 제2 장치는 읽기-쓰기의 치환 기능이 지원되는 장치인 것을 특징으로 하는 읽기 동작의 쓰기 동작으로의 치환을 이용한 PCI 버스 제어방법
18 18
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.