1 |
1
제1 스위칭 신호에 따라 충방전하는 제1 커패시터 모듈 및 제2 스위칭 신호에 따라 충방전하는 제2 커패시터 모듈의 상보적인 동작을 통해 램프파를 생성하는 램프파 생성부;상기 램프파를 궤환받아 기준전압과의 오차를 보상하기 위한 보상전압을 생성하는 부궤환 회로부; 및상기 보상전압 및 상기 램프파로부터 상기 제1 커패시터 모듈의 충방전을 제어하는 상기 제1 스위칭 신호 및 상기 제2 커패시터 모듈의 충방전을 제어하는 상기 제2 스위칭 신호를 생성하는 스위칭 신호 생성부를 포함하는 것을 특징으로 하는 이완 발진기
|
2 |
2
제1항에 있어서,상기 제1 커패시터 모듈은,제1 전류원;상기 제1 전류원로부터 입력되는 전류에 의해 충전됨으로써, 일정한 기울기를 가진 램프파를 생성하는 제1 커패시터; 및상기 제1 커패시터에 병렬 연결되어 상기 제1 스위칭 신호에 의해 상기 제1 커패시터에 충전된 전압을 방전시키는 제1 스위치를 포함하며,상기 제2 커패시터 모듈은,제2 전류원;상기 제2 전류원로부터 입력되는 전류에 의해 충전됨으로써, 일정한 기울기를 가진 램프파를 생성하는 제2 커패시터; 및상기 제2 커패시터에 병렬 연결되며, 상기 제2 스위칭 신호에 의해 상기 제2 커패시터에 충전된 전압을 방전시키는 제2 스위치를 포함하는 것을 특징으로 하는 이완 발진기
|
3 |
3
제1항에 있어서,상기 스위칭 신호 생성부는,상기 보상전압에 기초하여, 상기 기준전압과 같아지는 램프파의 피크전압을 저장하는 피크전압 저장부; 및상기 피크전압을 상기 부궤환 회로부로 전달하는 피크전압 전달부를 포함하는 것을 특징으로 하는 이완 발진기
|
4 |
4
제3항에 있어서,상기 피크전압 저장부는,상기 보상전압과 상기 램프파를 비교한 비교신호를 출력하는 비교기;상기 비교신호의 상승 에지를 검출하여 소정의 폭을 가진 제1 펄스를 출력하는 상승에지 검출부;상기 제1 펄스를 일정한 시간만큼 지연시킨 지연 펄스를 출력하는 지연부; 및상기 지연 펄스에 기초하여, 상기 기준전압과 같아지는 램프파의 피크전압을 저장하는 제3 커패시터를 포함하는 것을 특징으로 하는 이완 발진기
|
5 |
5
제4항에 있어서,상기 피크전압 전달부는,상기 지연 펄스의 하강에지를 검출하여 소정의 폭을 가진 제2 펄스를 출력하는 하강에지 검출부;상기 제2 펄스가 입력되면, 상기 저장된 피크전압의 전달신호를 출력하는 SR 래치부; 및상기 전달신호에 따라 상보적인 상기 제1 스위칭 신호 및 상기 제2 스위칭 신호를 출력하는 T-플립플롭을 포함하는 것을 특징으로 하는 이완 발진기
|
6 |
6
제1항에 있어서, 상기 부궤환 회로부는,상기 보상전압과 상기 기준전압의 차이를 적분하는 적분회로를 포함하는 것을 특징으로 하는 이완 발진기
|
7 |
7
제4항에 있어서,상기 상승에지 검출부는,상기 비교신호가 입력되는, 직렬 연결된 홀수개의 인버터로 구성된 제1 인버터부; 및상기 제1 인버터의 출력과 상기 비교신호가 입력되는 AND 게이트를 포함하는 것을 특징으로 하는 이완 발진기
|
8 |
8
제7항에 있어서,상기 제1 펄스의 폭은, 상기 제1 인버터에 포함되는 인버터의 수에 기초하는 것을 특징으로 하는 이완 발진기
|
9 |
9
제5항에 있어서,상기 하강에지 검출부는,상기 지연 펄스가 입력되는, 직렬 연결된 짝수개의 인버터를 포함하는 제2 인버터부;상기 제2 인버터부와 병렬 연결되며 상기 지연 펄스가 입력되는, 직렬 연결된 홀수개의 인버터를 포함하는 제3 인버터부; 및상기 제2 인버터부 및 상기 제3 인버터부의 출력이 입력되는 AND 게이트를 포함하는 것을 특징으로 하는 이완 발진기
|
10 |
10
제9항에 있어서,상기 제2 펄스의 폭은, 상기 제2 인버터부 및 상기 제3 인버터부에 포함된 인버터의 수에 기초하는 것을 특징으로 하는 이완 발진기
|