1 |
1
메모리 디바이스와 통신하는 컴퓨팅 디바이스로서, 코어; 상기 코어의 제어 하에 상기 메모리 디바이스에 대한 접근 제어에 이용되는 정보들을 생성 또는 결정하는 메모리 컨트롤러; 상기 메모리 컨트롤러로부터 수신되는 정보들을 패킷화하는 프로토콜 엔진; 및 상기 프로토콜 엔진으로부터 수신되는 전기적 신호 형태의 패킷을 광 신호 형태의 패킷으로 변환하여 상기 메모리 디바이스로 송신하는 광 인터페이스를 포함하는 컴퓨팅 디바이스
|
2 |
2
제 1 항에 있어서, 상기 패킷화되는 정보들은, 접근 제어 명령어, 해당 접근 제어 명령어와 관련된 데이터 및 해당 데이터와 관련된 주소 중 적어도 하나를 포함하는 컴퓨팅 디바이스
|
3 |
3
제 1 항에 있어서, 상기 광 인터페이스는, 상기 메모리 디바이스로부터 수신되는 광 신호 형태의 패킷을 전기적 신호 형태의 패킷으로 변환하여 상기 프로토콜 엔진으로 송신하는 컴퓨팅 디바이스
|
4 |
4
제 3 항에 있어서, 상기 프로토콜 엔진은, 상기 광 인터페이스로부터 수신되는 전기적 신호 형태의 패킷을 언패킷하고, 언패킷된 정보들을 상기 메모리 컨트롤러로 전달하는 컴퓨팅 디바이스
|
5 |
5
제 4 항에 있어서, 상기 프로토콜 엔진은, 상기 언패킷된 정보들에 대한 오류 검출 및 정정을 수행하는 컴퓨팅 디바이스
|
6 |
6
제 1 항에 있어서, 상기 광 인터페이스는, 전기적 신호와 광 신호 간의 변환을 수행하는 광전 변환 소자를 포함하는 컴퓨팅 디바이스
|
7 |
7
제 1 항에 있어서, 상기 광 인터페이스는, 광 신호를 송수신하는 광 송수신 소자를 포함하는 컴퓨팅 디바이스
|
8 |
8
컴퓨팅 디바이스와 연결되는 메모리 디바이스로서, 상기 컴퓨팅 디바이스로부터 수신되는 광 신호 형태의 패킷을 전기적 신호 형태의 패킷으로 변환하는 광 인터페이스; 상기 광 인터페이스로부터 수신되는 패킷을 언패킷하는 프로토콜 엔진; 및 상기 프로토콜 엔진으로부터 수신되는 언패킷된 정보들을 기반으로 데이터 관리를 수행하는 메모리 를 포함하는 메모리 디바이스
|
9 |
9
제 8 항에 있어서, 상기 언패킷된 정보들은, 접근 제어 명령어, 해당 접근 제어 명령어와 관련된 데이터 및 해당 데이터와 관련된 주소 중 적어도 하나를 포함하는 메모리 디바이스
|
10 |
10
제 8 항에 있어서, 상기 광 인터페이스는, 상기 프로토콜 엔진으로부터 수신되는 전기적 신호 형태의 패킷을 광 신호 형태의 패킷으로 변환하여 상기 컴퓨팅 디바이스로 송신하는 메모리 디바이스
|
11 |
11
제 10 항에 있어서, 상기 프로토콜 엔진은, 상기 메모리로부터 수신되는 정보들을 패킷화하여 상기 광 인터페이스로 송신하는 메모리 디바이스
|
12 |
12
제 8 항에 있어서, 상기 광 인터페이스는, 전기적 신호와 광 신호 간의 변환을 수행하는 광전 변환 소자를 포함하는 메모리 디바이스
|
13 |
13
제 8 항에 있어서, 상기 광 인터페이스는, 광 신호를 송수신하는 광 송수신 소자를 포함하는 메모리 디바이스
|
14 |
14
제 8 항에 있어서, 상기 광 인터페이스는, 상기 컴퓨팅 디바이스로부터 광 신호를 수신하는 제 1 광 인터페이스; 및 상기 제 1 광 인터페이스로부터 수신되는 광 신호를 외부로 출력하는 제 2 광 인터페이스를 포함하는 메모리 디바이스
|
15 |
15
제 14 항에 있어서, 상기 프로토콜 엔진은, 상기 언패킷된 정보들이 자신이 속한 메모리 디바이스에 접근하기 위한 정보인지 확인하고, 자신이 속한 메모리 디바이스에 접근하기 위한 정보가 아닌 경우 상기 언패킷된 정보들을 폐기하는 메모리 디바이스
|
16 |
16
제 8 항에 있어서, 상기 프로토콜 엔진과 상기 메모리 사이에 형성된 버퍼를 더 포함하는 메모리 디바이스
|
17 |
17
컴퓨팅 디바이스와 연결되는 메모리 확장 디바이스로서, 다수의 메모리 슬롯; 상기 컴퓨팅 디바이스로부터 광 신호 형태의 패킷을 전기적 신호 형태의 패킷으로 변환하는 광 인터페이스; 및 상기 광 인터페이스로부터 수신되는 패킷을 언패킷하고, 언패킷된 정보들을 상기 다수의 메모리 슬롯에 삽입된 메모리 디바이스로 전달하는 프로토콜 엔진을 포함하는 메모리 확장 디바이스
|
18 |
18
제 17 항에 있어서, 상기 다수의 메모리 슬롯은, 전기적 인터페이스를 통하여 서로 연결되는 메모리 확장 디바이스
|
19 |
19
제 17 항에 있어서, 상기 다수의 메모리 슬롯 중 어느 하나와 상기 광 인터페이스는 전기적 인터페이스를 통하여 연결되는 메모리 확장 디바이스
|
20 |
20
제 17 항에 있어서, 상기 다수의 메모리 슬롯은, DIMM(Dual In-line Memory Module) 슬롯인 메모리 확장 디바이스
|